DSP

DSP2812系统时钟倍频

2019-07-13 11:40发布

        CPU时钟输入引脚是X1/XCLKINX2,有两种模式,一种是外部时钟,一种是晶振工作方式,靠GPIOF14接高低电平来选择。GPIOF14复位后为低电平,选择外部钟源,X2引脚没有用,悬空;GPIOF14复位后为高电平,选择晶振模式,X1/XCLKINX2连接到无源晶振的两个引脚,2812选择30M,负载电容选择10P.内部振荡器和外部晶振一起工作产生CPU时钟。在外部时钟源的模式下,内部PLL被禁止,外部时钟直接输入到CPU.在晶振模式下,晶振时钟先过PLL倍频,然后给CPU.CPU再把相同频率的时钟输出给外设,这就和上面外设时钟设置先联系了。       我试了一下,发现当GPIOF14悬空时GPIOF14为高电平。