DSP

DSP2812的CMD文件分析

2019-07-13 12:32发布

  1. MEMORY
  2. {
  3. PAGE 0:    /* Program Memory */
  4.    ZONE0       : origin = 0x002000, length = 0x002000     /* XINTF zone 0 */
  5.    ZONE1       : origin = 0x004000, length = 0x002000     /* XINTF zone 1 */
  6.    RAML0       : origin = 0x008000, length = 0x001000     /* on-chip RAM block L0 */
  7.    ZONE2       : origin = 0x080000, length = 0x080000     /* XINTF zone 2 */
  8.    ZONE6       : origin = 0x100000, length = 0x080000     /* XINTF zone 6 */
  9.    OTP         : origin = 0x3D7800, length = 0x000800     /* on-chip OTP */
  10.    FLASHJ      : origin = 0x3D8000, length = 0x002000     /* on-chip FLASH */
  11.    FLASHI      : origin = 0x3DA000, length = 0x002000     /* on-chip FLASH */
  12.    FLASHH      : origin = 0x3DC000, length = 0x004000     /* on-chip FLASH */
  13.    FLASHG      : origin = 0x3E0000, length = 0x004000     /* on-chip FLASH */
  14.    FLASHF      : origin = 0x3E4000, length = 0x004000     /* on-chip FLASH */
  15.    FLASHE      : origin = 0x3E8000, length = 0x004000     /* on-chip FLASH */
  16.    FLASHD      : origin = 0x3EC000, length = 0x004000     /* on-chip FLASH */
  17.    FLASHC      : origin = 0x3F0000, length = 0x004000     /* on-chip FLASH */
  18.    FLASHA      : origin = 0x3F6000, length = 0x002000     /* on-chip FLASH */
  19.    
  20.    BEGIN       : origin = 0x3F8000, length = 0x000002     /* Part of H0.  Used for "boot to H0" bootloader mode. */
  21.    
  22.    PRAMH0      : origin = 0x3F8002, length = 0x001FFE  /*0xFFE    /* portion of H0 we've mapped to PAGE 0 */
  23. /* ZONE7       : origin = 0x3FC000, length = 0x003FC0     /* XINTF zone 7 available if MP/MCn=1 */
  24.   
  25.    ROM         : origin = 0x3FF000, length = 0x000FC0     /* boot ROM available if MP/MCn=0 */
  26.    RESET       : origin = 0x3FFFC0, length = 0x000002     /* part of boot ROM (MP/MCn=0) or XINTF zone 7 (MP/MCn=1) */
  27.    VECTORS     : origin = 0x3FFFC2, length = 0x00003E     /* part of boot ROM (MP/MCn=0) or XINTF zone 7 (MP/MCn=1) */

  28. PAGE 1 :   /* Data Memory */
  29.    RAMM0       : origin = 0x000000, length = 0x000400     /* on-chip RAM block M0 */
  30.    RAMM1       : origin = 0x000400, length = 0x000400     /* on-chip RAM block M1 */
  31.    DEV_EMU     : origin = 0x000880, length = 0x000180     /* device emulation registers */
  32.    FLASH_REGS  : origin = 0x000A80, length = 0x000060     /* FLASH registers */
  33.    CSM         : origin = 0x000AE0, length = 0x000010     /* code security module registers */
  34.    XINTF       : origin = 0x000B20, length = 0x000020     /* external interface registers */
  35.    CPU_TIMER0  : origin = 0x000C00, length = 0x000008     /* CPU Timer0 registers (CPU Timer1 and Timer2 are reserved for BIOS)*/
  36.    PIE_CTRL    : origin = 0x000CE0, length = 0x000020     /* PIE control registers */
  37.    PIE_VECT    : origin = 0x000D00, length = 0x000100     /* PIE vector table */
  38.    ECAN_A      : origin = 0x006000, length = 0x000100     /* eCAN registers */
  39.    ECAN_AMBOX  : origin = 0x006100, length = 0x000100     /* eCAN mailboxes */
  40.    SYSTEM      : origin = 0x007010, length = 0x000020     /* System control registers */
  41.    SPI_A       : origin = 0x007040, length = 0x000010     /* SPI registers */
  42.    SCI_A       : origin = 0x007050, length = 0x000010     /* SCI-A registers */
  43.    XINTRUPT    : origin = 0x007070, length = 0x000010     /* external interrupt registers */
  44.    GPIOMUX     : origin = 0x0070C0, length = 0x000020     /* GPIO mux registers */
  45.    GPIODAT     : origin = 0x0070E0, length = 0x000020     /* GPIO data registers */
  46.    ADC         : origin = 0x007100, length = 0x000020     /* ADC registers */
  47.    EV_A        : origin = 0x007400, length = 0x000040     /* Event Manager A registers */
  48.    EV_B        : origin = 0x007500, length = 0x000040     /* Event Manager B registers */
  49.    SCI_B       : origin = 0x007750, length = 0x000010     /* SCI-B registers */
  50.    MCBSP_A     : origin = 0x007800, length = 0x000040     /* McBSP registers */
  51.    RAML1       : origin = 0x009000, length = 0x001000     /* on-chip RAM block L1 */
  52.    FLASHB      : origin = 0x3F4000, length = 0x002000     /* on-chip FLASH */
  53.    CSM_PWL     : origin = 0x3F7FF8, length = 0x000008     /* CSM password locations in FLASHA */
  54.    DRAMH0      : origin = 0x3f9000, length = 0x001000     /* portion of H0 we've mapped to PAGE 1 */
  55. }


  56. SECTIONS
  57. {
  58. /*** Compiler Required Sections ***/
  59.    .text             : > PRAMH0,      PAGE = 0
  60.    .cinit            : > PRAMH0,      PAGE = 0
  61.    .stack            : > RAMM1,       PAGE = 1
  62.    .bss              : > RAMM0,       PAGE = 1
  63.    .ebss             : > RAMM0,       PAGE = 1
  64.    .const            : > RAMM0,       PAGE = 1
  65.    .econst           : > RAMM0,       PAGE = 1      
  66.    .sysmem           : > RAMM1,       PAGE = 1
  67.    .reset            : > RESET,       PAGE = 0, TYPE = DSECT  /* we are not using the .reset section */

  68. /*** User Defined Sections ***/
  69.    codestart         : > BEGIN,      PAGE = 0                /* Used by file DSP28_CodeStartBranch.asm */

  70. /*** Peripheral Frame 0 Register Structures ***/
  71.    DevEmuRegsFile    : > DEV_EMU,     PAGE = 1
  72.    FlashRegsFile     : > FLASH_REGS,  PAGE = 1
  73.    CsmRegsFile       : > CSM,         PAGE = 1
  74.    XintfRegsFile     : > XINTF,       PAGE = 1
  75.    CpuTimer0RegsFile : > CPU_TIMER0,  PAGE = 1  
  76.    PieCtrlRegsFile   : > PIE_CTRL,    PAGE = 1      
  77.    PieVectTable      : > PIE_VECT,    PAGE = 1

  78. /*** Peripheral Frame 1 Register Structures ***/
  79.    SysCtrlRegsFile   : > SYSTEM,      PAGE = 1
  80.    SpiaRegsFile      : > SPI_A,       PAGE = 1
  81.    SciaRegsFile      : > SCI_A,       PAGE = 1
  82.    XIntruptRegsFile  : > XINTRUPT,    PAGE = 1
  83.    GpioMuxRegsFile   : > GPIOMUX,     PAGE = 1
  84.    GpioDataRegsFile  : > GPIODAT      PAGE = 1
  85.    AdcRegsFile       : > ADC,         PAGE = 1
  86.    EvaRegsFile       : > EV_A,        PAGE = 1
  87.    EvbRegsFile       : > EV_B,        PAGE = 1
  88.    ScibRegsFile      : > SCI_B,       PAGE = 1
  89.    McbspaRegsFile    : > MCBSP_A,     PAGE = 1

  90. /*** Peripheral Frame 2 Register Structures ***/
  91.    ECanaRegsFile     : > ECAN_A,      PAGE = 1   
  92.    ECanaMboxesFile   : > ECAN_AMBOX   PAGE = 1

  93. /*** Code Security Password Locations ***/
  94.    CsmPwlFile        : > CSM_PWL,     PAGE = 1

  95. }
  96. 转自Dsp工程师社区-www.logicdsp.com