ESP8266管脚定义

2019-07-13 23:43发布

2262783-aa1ab9485c0e5974.png 管脚布局

管脚定义

管脚 名称 类型 功能 1 VDDA P 模拟电源 3.0V ~ 3.6V 2 LNA I/O 射频天线接口,芯片输出阻抗为 50Ω。
无需对芯片进行匹配,但建议保留π型匹配网络对天线进行匹配。 3 VDD3P3 P 功放电源 3.0V ~ 3.6V 4 VDD3P3 P 功放电源 3.0V ~ 3.6V 5 VDD_RTC P NC(1.1V) 6 TOUT I ADC端(芯片内部ADC端口),可用于检测VDD3P3(Pin3、Pin4)电源电压和TOUT(Pin6)的输入电压。(二者不可同时使用) 7 CHIP_PU I 芯片使能端。
高电平:有效,芯片正常工作;低电平:芯片关闭,电流很小 8 XPD_DCDC I/O 深度睡眠唤醒;GPIO16 9 MTMS I/O GPOIO14;HSPI_CLK 10 MTDI I/O GPIO12;HSPI_MISO 11 VDDPST P 数字/IO电源(1.8V ~ 3.3V) 12 MTCK I/O GPIO13;HSPI_MOSI;UART0_CTS 13 MTDO I/O GPIO15;HSPI_CS;UART0_RTS 14 GPIO2 I/O 可用作烧写Flash时UART1_TX;GPIO2 15 GPIO0 I/O GPIO0;SPI_CS2 16 GPIO4 I/O GPIO4 17 VDDPST P 数字/IO电源(1.8V ~ 3.3V) 18 SDIO_DATA_2 I/O 连接到SD_D2(串联200Ω);PIHD;HSPIHD;GPIO9 19 SDIO_DATA_3 I/O 连接到SD_D3(串联200Ω);SPIWP;HSPIWP;GPIO10 20 SDIO_CMD I/O 连接到SD_CMD(串联200Ω);SPI_CS0;GPIO11 21 SDIO_CLK I/O 连接到SD_CLK(串联200Ω);SPI_CKL;GPIO6 22 SDIO_DATA_0 I/O 连接到SD_D0(串联200Ω);SPI_MSIO;GPIO7 23 SDIO_DATA_1 I/O 连接到SD_D1(串联200Ω);SPI_MOSI;GPIO8 24 GPIO5 I/O GPIO5 25 U0RXD I/O 可用作烧写Flash时UART Rx;GPIO3 26 U0TXD I/O 可用作烧写Flash时UART Tx;GPIO1;SPI_CS1 27 XTAL_OUT I/O 连接晶振输出端,也可以用于提供BT的时钟输入 28 XTAL_IN I/O 连接晶振输入端 29 VDDD P 模拟电源 3.0V ~ 3.6V 30 VDDA P 模拟电源 3.0V ~ 3.6V 31 RES12K I 串联12kΩ电阻到地 32 EXT_RSTB I 外部重置信号(低电平有效)

ESP-WROOM-02

管脚名称 管脚状态 EN 上拉 3V3 3.3V供电(VDD) IO15 下拉 IO0 UART 下载模式:下拉;
Flash 启动模式:悬空/上拉 GND GND RXD UART 下载的接收端 TXD UART 下载的发送端,悬空/上拉 参考ESP8266的官方文档
http://espressif.com/zh-hans/support/download/documents