Altium Designer 学习 抗干扰设计原则20190410
2019-07-14 01:31发布
生成海报
1、电源线的设计
- 选择合适的电源
- 尽量加宽把电源线
- 保证电源线、底线走向和数据传输方向一致
- 使用抗干扰元器件(磁珠、电源滤波器等)
- 电源入口添加去耦电容(10-100uF)
2、地线的设计
- 模拟地和数字地分开
- 尽量采用单点接地
- 尽量加宽地线
- 将敏感电路连接到稳定的接地参考源
- 对PCB板进行分区设计,把高带宽的噪声电路与低频电路分开
- 尽量减少接地环路的面积,以降低电路中的感应噪声
3、元器件的配置
- 不要有过长的平行信号线
- 保证PCB的时钟发生器、晶振和CPU的时钟输入端尽量靠近,同时原理其他低频器件
- 元器件应围绕核心器件进行配置,尽量减少引线长度
- 对PCB板进行分区布局
- 考虑PCB板在机箱中的位置和方向
- 缩短高频元器件之间的引线
4、去耦电容的配置
- 每10个集成电路要加一片充放电电容10uF
- 引线式电容用于低频,贴片式电容用于高频
- 每个集成芯片要布置一个0.1uF的电容(陶瓷电容)
- 对抗噪声能力弱、关断时电源变化大的器件要加高频去耦电容
- 电容之间不要共用过孔
- 去耦电容引线不能太长
5、降低噪声和电磁干扰的原则
- 尽量采用45度折线而不是90度折线
- 采用并联电阻的方法来降低电路信号边沿的跳变速率
- 石英晶振的外壳要接地
- 闲置不用的门电路不要悬空
- 时钟线垂直于IO线时干扰小
- 尽量让时钟线周围的电动势趋于零,用地线将IO区域圈起来
- IO驱动电路尽量靠近PCB边缘
- 任何信号不要形成回路,信号不要绕一圈
- 对于高频板,电容的分布电感不能忽略,电感的分布电容也不能忽略
- 通常功率线、交流线尽量布置在和信号线不同的板子上
6、其他设计原则
- CMOS的未使用引脚要通过电阻接地或电源
- 用RC电路来吸收继电器等元件的放电电流
- 总线上加10K左右上拉电阻有助于抗干扰
- 采用全译码有更好的抗干扰性
- 元器件不用引脚通过10k电阻接电源
- 总线尽量短,尽量保持一样的长度
- 两层之间的布线尽量垂直
- 发热元器件尽量避开敏感元件
一般用10MIL的线
打开微信“扫一扫”,打开网页后点击屏幕右上角分享按钮