1、 一个项目里可以有多张分立的原理图。
2、 一项目里多张分立的原理图不能单独分开分别导入不同的PCB,导入一个PCB时同一
项目所有原理图一定是个集体,并一定会一起同时导入这个PCB,也就是一个PCB一定包含这个项目所有原理图。但可以画多张PCB。
3、 当原理图张数或电路改变时,重新导入PCB后,会使PCB更新至和已有原理图一致,
当在PCB改变了位号时更新原理图,在原理图重新编译下会在原理图已有位号旁显示更改后的位号。但不改变已有位号。
4、 多张分立的原理图导入到PCB电源是连接的。
5、 多张分立的原理图如需信号连接,需建立层次原理图,否则导入到PCB板互不连接。 6、 默认设置—TOOL---Preferences---defauts 7、 按住CTRL+SHIFT滚动鼠标滑轮切换层 8、 选中按住SHIFT再拖动元件为复制功能 9、 选中一个元件,CTRL+R连续放置,CTRL+D相当于CTRL+C和CTRL+V复制再粘贴,
或对着元件按E再选 10、 选中,按住CTRL拖动元件为DRAG功能,即链接导线会跟随延长,与MOVE功
能移动不一样,按M键出现DRAG和MOVE,DRAG可以方便两个芯片引脚对应连接,再拖动,避免一根一根线连 11、 EDIT-----BREAK WIRE 断线 12、 PLACE---DIRECTIVE---NO ERC 不进行ERC电气规则检查 13、 PLACE---DIRECTIVE---compile mask 编译屏蔽罩 14、 原理图编译:Project---compile document sheet 15、 原理图标号排序:Tools---Annotate Schematics 16、 原理图又下角的模板添加,Design—template—set template file name打开自带的模
板路径找到Templates文件夹进入打开即可,更改模板内容Design—Document options—parameters 更改Value即可 17、 CTRL+F 查找 18、 CTRL+H 查找并替换 19、 层次原理图从顶层到子层绘制,先绘制顶层,再单击一个原理图模块symbol右键
选择sheet symbol actions---create sheet from symbol 创建子原理图。层次原理图端口输入输出对应检查Design—synchronize sheet entries and ports 同步检查 20、 层次原理图有子层到顶层绘制,新建项目打开子层原理图,再新建一个原理图打开,
空白处右键选择sheet actions---create sheet symbol from sheet or HDL ,打开选项框,单击一个子原理图即可生成一个symbol,依次生成,然后调整大小和引脚,但不可改变输入输出方向,然后连接。
1、从顶层查看子层,单击上下箭头按钮,然后点击一个SYMBOL即可进入这个SYMBOL的子原理图查看。左下角有编辑和查看界面切换。 1、 引脚顺序编号递增递减操作 2、 引脚隐藏、和功能设置 3、 引脚的低平信号符合设置 4、 元件的资料链接设计及查看
5、 裤元件更改后如何使原理图里元件更新
6、 原理图元件直接设置资料链接
7、 多引脚芯片分部绘制库元件