GPS接收机(五)低噪放优化和PCB版图

2019-07-14 11:56发布

class="markdown_views prism-atelier-sulphurpool-light"> 上一篇介绍了低噪放的设计和原理图版图联合仿真,但是生成的版图比较大,占用了大量空间,接下来会用电容和电感来做匹配网络,缩短微带,节省空间。

优化后的版图

在这里插入图片描述
通过电容,电感的匹配缩减了一半的版面。

原理图版图联合仿真

仿真模型如下
在这里插入图片描述
仿真结果如下
在这里插入图片描述

PCB版图生成

实际中生产的PCB版图一般使用Altium Designer,PADS,Cadence allegro三种制版软件设计。
接下来将使用Altium Designer生成PCB版图。

原理图如下
按照ADS的电路图布置原理图,同时调整一下位号,元器件数值
在这里插入图片描述
PCB版图如下
2D视图
在这里插入图片描述
3D视图
在这里插入图片描述