【硬见小百科】如何应对PCB串扰

2019-07-14 12:45发布

【硬见小百科】如何应对PCB串扰
串扰是指一个信号在传输时,因电磁耦合等原因,对相邻的传输线产生不期望的影响,在被干扰信号表现为被注入了一定的耦合电压和耦合电流。过大的串扰可能引起电路的误触发,导致系统无法正常工作。
【硬见小百科】如何应对PCB串扰 电子产品的发展,朝着小体积、高速度的方向发展,体积减小会导致电路的布局布线密度变大,而信号的频率却在提高,使得串扰高发。PCB的设计、生产中,串扰是一个必须严肃对待的问题。
【硬见小百科】如何应对PCB串扰 那么,我们在设计PCB的时候,应该注意什么呢?
1.线之间的间距尽量大,因为间距越大,电容电感之间的影响就越小,电磁场耦合也会变小。
2.传输线和参考平面间的距离越小越好,这样会使其更紧密地耦合,减少临近线的干扰。
3.如果不同层的信号存在干扰,那么走线时让这两层走线方向垂直,因为相互垂直的线,电场和磁场也是相互垂直的,可以减少相互间的串扰。
【硬见小百科】如何应对PCB串扰 4.尽可能使用介电常数最低的叠层介质材料,这样做可以在给定特性阻抗的情况下,使得信号路径与返回路径间的介质厚度保持最小。
5.如果使用防护布线,尽量达到其所需要的宽度,并用过孔使防护线与返回路径短接。
6.如果信号改变参考平面,则参考平面应尽量靠近信号平面。 以上所有信息仅作为学习交流使用,不作为任何学习和商业标准。若您对文中任何信息有异议,欢迎随时提出,谢谢!
关于云创硬见
云创硬见是国内最具特 {MOD}的电子工程师社区,融合了行业资讯、社群互动、培训学习、活动交流、设计与制造分包等服务,以开放式硬件创新技术交流和培训服务为核心,连接了超过30万工程师和产业链上下游企业,聚焦电子行业的科技创新,聚合最值得关注的产业链资源, 致力于为百万工程师和创新创业型企业打造一站式公共设计与制造服务平台。
可通过各大应用市场搜索“硬见”下载APP查看行业最新资讯、与电子工程师互动、学习专业导师课程。