PCB Rules

设计规则=Name(设计规则名称)+Priority(优先级,数字越小优先级越高)+Enabled(使能)+Type(类型)+Category(设计规则所属的类)+Scope(设计规则作用的范围)+Attributes(属性设置) 1、概况 2、Electrical电气设计规则 2.1、Clearance——设...

PCB阶

 PCB阶  赞 转载 分享 评论(2) 复制地址 通常6层板,1-2,3-4,5-6,就是3个双面板叠合起来的,1-2(3-4,5-6)之间是基板介质,2-3(4-5)之间是粘合物 每个双面板之间的过孔就是一阶(1-2,3-4,5-6),叠层之间的过孔...

PCB Layout

刚刚工作的时候学的 Layout,当时做的是 6 层板,有 DDR,感觉很多限制,不好布线。后来转方向,这时就没有软硬件之分了,程序要写,板子也要做,但是变成了 4 层板,感觉比 6 层板简单多了,主要是芯片少了,所以就不需要很细致的思考。4 ...

PCB布线规则

IC去偶电容的布局要尽量靠近IC的电源管脚,并使之与电源和地之间形成的回路最短。 对于芯片VCC的LAYOUT,原则上先进大电容再进小电容,大C->小C->CPU,效果要好一些。因为小电容的谐振频率要比大电容高,靠近芯片能够使较高频率分量...

进程与PCB

多个程序如果无序并发,得到的只能是混乱的执行结果, 多道程序运行,走走停停的可能顺序有很多种,符合前趋图的关系才是合理并发。 程序 程序段 + 数据段 进程实体 程序段 + 数据段 + 控制块PCB 存放进程的管理和控制信息的数据...

PCB软件

1、Altium Designer 下简称AD 。可以说是 PROTEL 的升级版。 2、PADS 3、Cadence allegro 除了这3个软件以外,还有很多软件,如Cadstar ,CR5000,PCAD,Mentor EE,Mentor WG,Mentor en ,PADS专业版 等大把软件,而且这些软件有的功能也非...

pcb各层

一、Signal Layers(信号层)Protel98、Protel99提供了16个信号层:Top(顶层)、Bottom(底层)和Mid1-Mid14(14个中间层)。信号层就是用来完成印制电路板铜箔走线的布线层。在设计双面板时,一般只使用Top(顶层)和Bottom(底层)两层,当印制...

进程与PCB

注意要点: 1、多道程序运行,符合前驱图的才是合理并发 2、可再现性:程序执行只要初始条件一样,不论如何停顿,重复执行多次,结构都一样。不可再现结果的并发无意义。 3、间断性--》失去封闭性--》不可再现性  (多道程序在间断性...

画PCB

画PCB 1)设置规则 线与线,线与焊盘之间的距离 0.2mm 线宽:0.2~5mm 过孔:0~ 铺铜:领导者宽度:0.5mm 高度0 manufacturing 全设置为0 2)设置丝印大小 Find same object 修改相应的高度和宽度 3)打印 File ——>Page Setup 4)查看图层...

PCB attention_update

1.元件库里创建元件时,有Aliases(别名)属性,原理图中可根据别名索引元件。 2.原理图中网格与元件不匹配时,原理图中右键点击->Options->Default Primitives->Set to Defaults->OK,可简单解决此问题 ...

pcb经验谈

高手博克的内容,转载地址http://chinapcc1978.spaces.live.com/blog/布局:总体思想:在符合产品电气以及机械结构要求的基础上考虑整体美观,在一个PCB板上,元件的布局要求要均衡,疏密有序。1.印制板尺寸必须与加工图纸尺寸相符,符合PC...

QFN封装的PCB焊盘和印刷网板的设计

近几年来,由于QFN封装(Quad Flat No-lead package,方形扁平无引脚封装)具有良好的电和热性能、体积小、重量轻,其应用正在快速增长。采用微型引线框架的QFN封装称为MLF(Micro Lead Frame,微引线框架)封装。QFN封装和CSP(Chip Siz...

ad模板怎么添加logo ,按比例缩小放大logo

ad模板怎么添加logo ,按比例缩小放大logo 图片导入PCb时,有时logo过大或者过小,我们应当按定的比例处理图片。 下面我们来介绍下ad模板怎么添加logo并按比例缩小放大logo放在PCB板上。 1.用电脑自带的画图工具打开logo文件,并保存为单 {...

cadence 六层板布局走线技巧

1、布局 对于重要,多引脚元器件要精准定位;如DDR,FPGA,FPC排线等,对于外部接口要精准定位;对于较高元器件要精准定位; 制作合适的定位孔,预留为定位孔预留足够的余量 Package Keepin 预留2mm,Route Keepin预留0.5mm,线宽...

ALLEGRO DRC检查

1,查看状态 Display -->Status:   PCB单项检查:Tools -->  Quick Reports 1,Unconnected Pins Report 2,   Unplaced Components Report 3,  Design Rules Check(DRC) Report 等。 敷铜检查: Shape---> Global Dynam...

发布经验,赚取财富值,与更多的电子工程师一起成长!

写文章

热门文章

一周热门问题