覆铜经验之我谈

      所谓覆铜,就是将PCB上闲置的空间作为基准面,然后用固体铜填充,这些铜区又称为灌铜。敷铜的意义在于,减小地线阻抗,提高抗干扰能力;降低压降,提高电源效率;还有,与地线相连,减小环路面积。如果PCB的地较多,有SGND、AGND...

面试题(九)

逻辑地址->物理地址 进程控制块(PCB) PCB通常是系统内存占用区中的一个连续存区,它存放着操作系统用于描述进程情况及控制进程运行所需的全部信息,它使一个在多道程序环境下不能独立运行的程序成为一个能独立运行的基本单位...

技术分享:线路与基材平齐PCB制作工艺开发

常规PCB的线路是突起于基材的,但也有些客户要求线路与基材介质尽可能平齐,降低线路突出裸露的程度。这类产品的特点通常为厚铜,且线宽线距都较大,需要对线路进行介质填充。本文将介绍一种通过树脂填充方式实现PCB线路与基材平齐...

AD中打开Paste 层再放丝印就不怕丝印放到焊盘上了

OPENMV PCB及硬件资源介绍

OPENMV PCB原理图下载链接        OpenMV摄像头是一款小巧,低功耗,低成本的电路板,它帮助你很轻松的完成机器视觉(machine vision)应用。你可以通过高级语言Python脚本(准确的说是 MicroPython ),而不是C/C++。Python的高级数据...

allegro如何输出含有VALUE的PDF

姐刚开始用FILE-EXPORT-PDF发现输出没有VALUE值。后再在万能的百度下,发现还有另一种操作FILE-PLOT这个需要提前把要打印的层显示,,不该显示的关闭。设置好FILE-PLOT SETUP最后FILE-PLOT,ok ...

接地-浮地-单点接地-多点接地-铺铜

—————————————————————————————————————— http://blog.sina.com.cn/s/blog_6bb510f0010151fx.html 有三种基本的信号接地方式:浮地、单点接地、多点接地。 1 浮地 目的:使电路或设备与公共地...

SI-跨平面分割

class=markdown_views prism-tomorrow-night> 重点内容CONN PIN Assignment

Altium Designer复制N路相同电路中使用Room时遇到的问题----Channel of

快速复制N路相同电路的方法很多,如果仅仅使用复制和粘贴操作,会遇到规则检查的问题,利用room会是一个较好的方法。、 如下图所示,将左侧的电流规划成和右侧电路相同; 1、图中深 {MOD}部分为通过添加Room来添加的Room; 2、双击左侧元...

AD转移一个封装库文件到另一个封装库中

AD这款PCB EDA软件有一个很大的优点就是它的库比较多,也很容易找,现在AD官方已经给我们做好了很多库了,很多时候其实我们并不需要自己去建立元件库了,自己建库,要去元件的官网下它的手册,然后对着它的尺寸图画原理图符号和PCB符号,在...

在高速信号换层时打回流地VIA过孔,减小回流路径

一般差分信号参考GND换层时打GND via是为了缩短回流路径    从高速信号设计的角度出发!  如果差分信号换层后其参考层变了,最好是要用过孔将两个不同的参考层在靠近差分线的 via处联通!  但是如果打多个Via时,最好距离不要靠的太近! ...

如何去掉PADs生成的PDF原理图元件的边框

在原理图编辑界面下,按ctrl+alt+c弹出显示颜 {MOD}编辑界面,点键点击对话框最上方的黑 {MOD}块后,如下图红圈处将BOX下方的 {MOD}块选择全部分别点击使其同背景 {MOD}一样为黑 {MOD},即不显示。元件引脚编号、元件编号、元件参数等字符...

Altium DRC 需检查操作项+英文检查对照表

Altium DRC 需检查操作项+英文检查对照表 DRC即Design Rule Check设计规则检查,当PCB Layout 完成后可以利用DRC检查遗漏和错误。执行菜单命令Tools-Design Rule Check可以打开DRC设置。 、 注意:第一个Create Report File和第二个Creat...

RS-485总线布线规范

技术规范 在要求通信距离为几十米到上千米时,广泛采用RS-485串行总线标准。RS-485采用平衡发送和差分接收,因此具有抑制共模干扰的能力。加上总线收发器具有高灵敏度,能检测低至200mV的电压,故传输信号能在千米以外得到恢复。 RS-485...

一款rk3399板卡,欢迎提供建议...!再完善完善!!!

     

发布经验,赚取财富值,与更多的电子工程师一起成长!

写文章

热门文章

一周热门问题