【问TI】Stelleris系列ARM芯片用SWD方式,硬件如何连接

2019-03-24 16:07发布

由于SWD方式貌似比JTAG方式仿真和调试能少用两个IO口,以后想只留SWD调试接口来做产品,看了一下芯片的DataSheet,还是不清楚到底要连几根线才好用。
有的说要3根SWCLK,SWDIO,和TRST信号线,有的朋友说还要用引线到仿真器的SWO。
请专家给个典型连接关系说明,有参考图更佳,很我评估板都是JTAG和SWD合在一起设计的,现在就想多余点GPIO口,能省则省的想法来实现。 此帖出自小平头技术问答
友情提示: 此问题已得到解决,问题已经关闭,关闭后问题禁止继续编辑,回答。
该问题目前已经被作者或者管理员关闭, 无法添加新回复
3条回答
zhaojun_xf
1楼-- · 2019-03-24 19:44
< SWD应该只需要两条就可以了,不过不同的调试工具有些不同,JLINK不需要复位,不过ULINK就需要复位线。
古道热肠MP3
2楼-- · 2019-03-24 21:05
< :TI_MSP430_内容页_SA7 -->

原帖由 zhaojun_xf 于 2011-6-22 17:14 发表 SWD应该只需要两条就可以了,不过不同的调试工具有些不同,JLINK不需要复位,不过ULINK就需要复位线。

如用两线,那就是只需连接SWCK和SWDIO,对吗?谢谢你的回复。

jack888882
3楼-- · 2019-03-25 02:03
 精彩回答 2  元偷偷看……

一周热门 更多>

相关问题

    相关文章