2019-07-18 17:25发布
柱子图宁 发表于 2019-5-31 12:19 是3.3V的SDRAM,看到有资料说时钟需要加电阻,请问下,是否需要? 大概多少的速度以上需要等长,目前我走线是先走的时钟,然后地址线,再然后数据,top层横向走的,bottom层走的纵向,2,3层准备走电源和地。你有其他的建议吗? ...
zhouxk 发表于 2019-5-31 12:25 本帖最后由 toofree 于 2018-7-19 15:17 编辑
最多设置5个标签!
等长,具体看速度,如果速度低的话,不需要等长。但也不能任意乱走线。
两层板可以做,四层板最佳。
本帖最后由 toofree 于 2018-7-19 15:17 编辑
32F429IDISCOVERY_板载STM32F429ZIT6单片机的探索套件板,资料请参考。
你的4走线规划可以,有些不好走的地方也可以局部借助电源层走线
多谢支持,问下,0.1uF的去耦电容是否需要并联0.01的电容,频率优点偏高。还有个问题,如何去选择SDRAM的参数?
125M以上吧 速度越高 要求越严格
0.1uF的去耦电容是否需要并联0.01的电容
最好加上 特别是芯片的电源和地之间的
一周热门 更多>