按照周立功的说明,外部晶振频率经过锁相环倍频到200M,再由SYSDIV分频。
周立功开发板使用6M外部晶振,在如下配置情况下 SysCtlClockSet( SYSCTL_SYSDIV_4 | SYSCTL_USE_PLL | SYSCTL_OSC_MAIN | SYSCTL_XTAL_6MHZ ),理论上应该得到50M工作频率。使用SysCtlClockGet函数,得到结果却是37500000,即运行频率只有37.5M。
而周立功的一个例子中SYSCTL_XTAL_6MHZ 是写成SYSCTL_XTAL_8MHZ,SysCtlClockGet获得运行频率是50M。但我找遍了板子,也没发现8M晶振啊,这个难道时库文件的bug,必须写错晶振频率才能正常工作?
此帖出自
小平头技术问答
一周热门 更多>