为什么ADC的GPIO口设置成悬空,而DAC的GPIO设置成下拉呀

2019-07-20 03:35发布

为什么ADC的GPIO口设置成悬空,而DAC的GPIO设置成下拉呀?
问题可能有点新手,但真的不太明确!
下面是ADC实验中的GPIO设置:
        [mw_shl_code=applescript,true]GPIO_InitStructure.GPIO_Pin = GPIO_Pin_5;//PA5 í¨μà5
  GPIO_InitStructure.GPIO_Mode = GPIO_Mode_AN;//Ä£Äaêäèë
  GPIO_InitStructure.GPIO_PuPd = GPIO_PuPd_NOPULL ;//2»′øéÏÏÂà-     不带上下拉
  GPIO_Init(GPIOA, &GPIO_InitStructure);//3õê¼»ˉ  [/mw_shl_code]
下面是DAC实验中的GPIO设置:
       GPIO_InitStructure.GPIO_Pin = GPIO_Pin_4;
          GPIO_InitStructure.GPIO_Mode = GPIO_Mode_AN;
          GPIO_InitStructure.GPIO_PuPd = GPIO_PuPd_DOWN;    下拉

还望电路知识比较懂的朋友路过解答一下!
友情提示: 此问题已得到解决,问题已经关闭,关闭后问题禁止继续编辑,回答。
该问题目前已经被作者或者管理员关闭, 无法添加新回复
4条回答
DongInker
1楼-- · 2019-07-20 09:01
正常ADC采样测量输入是高阻抗,设置上拉下拉会减小输入阻抗,从而降低ADC性能!
DAC是输出源,并一个大电阻,可以提高源的稳定性,跟很多电源设计输出会并一个大电阻,不接负载时,输出也是一个完整的回路。
八蹄马
2楼-- · 2019-07-20 10:11
求解呀,真的没人回答一下吗
八蹄马
3楼-- · 2019-07-20 15:48
 精彩回答 2  元偷偷看……
DHSKA
4楼-- · 2019-07-20 21:00
感觉二楼说的很有道理

一周热门 更多>