外部芯片产生时钟作为F407晶振的问题

2019-07-20 20:12发布

     我们公司目前有一个4G模块要和stm32f407芯片通过I2S连接,需要同源晶振,否则肯定会造成两侧音频数据流的不同步。目前一个解决方案是4G模块输出一个clock给stm32f407 ,这个时钟目前是26M。       我想知道直接用4G模块的26MHz时钟作为f407的晶振是否可行。




友情提示: 此问题已得到解决,问题已经关闭,关闭后问题禁止继续编辑,回答。
该问题目前已经被作者或者管理员关闭, 无法添加新回复
6条回答
xuande
1楼-- · 2019-07-20 23:14

可行。
晶振接口有两个管脚,一个i,一个o,
串个电阻接到i端,o端悬空,然后修改时钟函数的参数。



czdspeed
2楼-- · 2019-07-21 04:14
 精彩回答 2  元偷偷看……
xuande
3楼-- · 2019-07-21 04:47
 精彩回答 2  元偷偷看……
czdspeed
4楼-- · 2019-07-21 06:21
xuande 发表于 2016-9-9 17:17
最好检查一下芯片的参数,
看频率的上限是多少。

谢谢提醒我查下手册。
czdspeed
5楼-- · 2019-07-21 11:50
xuande 发表于 2016-9-9 17:17
最好检查一下芯片的参数,
看频率的上限是多少。

我在手册里面查了一下外部时钟输入的信息。上面HSE最大是50MHz。这个是不是外部晶振最大频率设置,我看了代码最大系数可以设置为63。
xuande
6楼-- · 2019-07-21 15:20

应当就是。


一周热门 更多>