通过STM32F4的时钟配置工具可以的到系统的最高时钟是168M,
第一、APB2时钟二分频后有84M
第二、SPI1的时钟是来自APB2的,通过APB2的外设时钟使能寄存器可知。
第三、在配置SPI1的时候,SPI1的时钟最低要进行二分频,由BR[2:0]的寄存器可知。
那么可得SPI1的理论时钟频率应该在42M.
但是STM32F4的datasheet里的P108页,器件特性表明,最高时钟是37.5MHz,我的问题是:
请问如果是两个STM32F407通信,这个37.5M的时钟怎么获得??如果强制让SPI1工作在42M下,会产生怎样的问题!?
友情提示: 此问题已得到解决,问题已经关闭,关闭后问题禁止继续编辑,回答。
---------------------------------
可是原子哥,你的f4开发板的spi实验,用的spi 1速度是42MHz,超过了37.5M,没问题吗?
W25QXX的单spi时钟高达80MHz,器件没问题,cpu的spi超频安全系数如何?
---------------------------------
偶尔超频下,问题不大。
当然,为了稳妥,你可以不超频。
PS: 我用STM32F103,超频到36M使用,基本没问题
一周热门 更多>