TFTLCD实验中,当Bank1接的是16位宽度存储器的时候:HADDR[25:1]->FSMC[24:0]。

2019-07-21 00:39发布

这句话该怎么理解??


补充一句,看了这个帖子,明白了http://www.openedv.com/posts/list/0/33759.htm
0条回答

一周热门 更多>