劳烦大师看看此管脚能否为高电平

2019-03-24 20:09发布

未命名.jpg 请问大师们,保险丝在为烧断时,P1.0口应该直接被拉为低电平,而如果保险丝烧断,P1.0上电后会是高电平吗? 此帖出自小平头技术问答
友情提示: 此问题已得到解决,问题已经关闭,关闭后问题禁止继续编辑,回答。
该问题目前已经被作者或者管理员关闭, 无法添加新回复
13条回答
wengyanzhe1981
1楼-- · 2019-03-25 19:38
资料上面说“复位后为:准双向口/弱上拉,可设置成四种模式:准双向口/弱上拉,推挽/强上拉,仅为输入/高阻,开漏每个I/O口驱动能力均可达到 20mA,但整个芯片最大不得超过55mA”
仙猫
2楼-- · 2019-03-26 00:11
1、如该口能设置为输入+弱上拉(准双向也行),那么熔丝断后应能读得高电平;

2、R2取值太大了,即使熔丝不断,能可靠地读得低电平吗?须确认手册数据:内置上拉电阻的最小值是多少?电源电压是多少?
wengyanzhe1981
3楼-- · 2019-03-26 05:09
 精彩回答 2  元偷偷看……
仙猫
4楼-- · 2019-03-26 08:14

 内置上拉电阻的最小值是多少,资料上有没写?反正俺查到。按常识,一般是几十kΩ。

 

 找见STC89T51RC-RD+系列资料里对“准双向口”的说法,拉电流实际为250~160μA,而且它甚至都不写明测试条件电源电压是多少。

 假如算5V电源吧,按最坏情况的250μA算,此时内置上拉电阻值=5V÷0.25mA=20kΩ,那么把外面的10kΩ接地,处理器从引脚(如图A点)上读到的电压应该是5V÷3≒1.67V,高过芯片规定的VIL(0.8V),还怎么能保证读到低电平呢?

 

piggyfeng
5楼-- · 2019-03-26 13:57
因P1.0内部有上拉电阻,故保险丝烧断时,其电平被拉高,读取其电平时,会发现时高电平
wengyanzhe1981
6楼-- · 2019-03-26 17:42
11楼的说得好像有点意思

一周热门 更多>