输出问题

2019-07-22 13:45发布

430G2231 ACLK SMCLK输出问题
友情提示: 此问题已得到解决,问题已经关闭,关闭后问题禁止继续编辑,回答。
该问题目前已经被作者或者管理员关闭, 无法添加新回复
9条回答
dengdc
1楼-- · 2019-07-22 15:01
完了?
jlyuan
2楼-- · 2019-07-22 16:24
源代码如下
#include "io430.h"
#include "io430G2231.h"

int main( void )
{
  // Stop watchdog timer to prevent time out reset
  WDTCTL   =   WDTPW + WDTHOLD;
  DCOCTL   =   DCO0  + DCO1;  //+ DCO2;                //设置DCO=7
  BCSCTL1 &= ~(RSEL0 + RSEL1 + RSEL2 + RSEL3);         //设置RSEL=0,DCO设置为120KHz
  BCSCTL1 &= ~ XTS;                                    //设置LFXT1进入低频模式(VLO使用前提条件)
  BCSCTL1 |=   XT2OFF;                                 //关闭XT2
  BCSCTL2 &= ~(SELM0 + SELM1);                         //设置 MCLK来源于DCO
  BCSCTL2 &= ~ SELS;                                   //设置SMCLK来源于DCO
  BCSCTL2 |=   DIVS0 + DIVS1;                          //设置SMCLK 8分频
  BCSCTL3 |=   LFXT1S1;                                //使用 VLO
  BCSCTL3 &= ~ LFXT1S0;
  P1DIR   |=   P0 + P4;                                //设置P1.0 1.4为输出
  P1SEL   |=   P0 + P4;                                //设置P1.0输出ACLK,P1.4输出SMCLK
  
  while(1)                                             //无限次while循环
  {
  }
  
}
wuhany
3楼-- · 2019-07-22 16:47

楼主你的是P0 + P4 不是P1.0+P1.4
jlyuan
4楼-- · 2019-07-22 20:17
 精彩回答 2  元偷偷看……
shimx
5楼-- · 2019-07-22 21:49
其实应该使用BIT0+BIT4
jlyuan
6楼-- · 2019-07-22 23:12
好的,我知道啦

一周热门 更多>