帮看下这个UCS寄存器是怎样被配置的

2019-07-30 15:57发布

我用的是MSP430F5310单片机,对时钟初始化的时候,发现下边的问题的,不知道是怎么回事的,大家给分析下的啊。。
友情提示: 此问题已得到解决,问题已经关闭,关闭后问题禁止继续编辑,回答。
该问题目前已经被作者或者管理员关闭, 无法添加新回复
11条回答
firstblood
1楼-- · 2019-07-30 20:55
void int_clk()  
{
  WDTCTL = WDTPW+WDTHOLD;                   //关闭看门狗
  PMAPPWD = 0x02D52;                        // Enable Write-access to modify port mapping registers
  P4MAP7 = PM_MCLK;
  PMAPPWD = 0;                                    // Disable Write-Access to modify port mapping registers
  P5SEL |= BIT4+BIT5;                       // Port select XT1
  
  UCSCTL3 |= SELREF_2;                      // Set DCO FLL reference = REFO// Increase Vcore setting to level1 to support fsystem=12MHz
  // NOTE: Change core voltage one level at a time..
  //SetVcoreUp (0x01);
  // Initialize DCO to 12MHz  
  __bis_SR_register(SCG0);                  // Disable the FLL control loop
  UCSCTL0 = 0x0000;                         // Set lowest possible DCOx, MODx
  UCSCTL1 = DCORSEL_5;                      // Select DCO range 24MHz operation
  UCSCTL2 = FLLD_1 + 374;                   // Set DCO Multiplier for 12MHz
                                            // (N + 1) * FLLRef = Fdco
                                            // (374 + 1) * 32768 = 12MHz
                                            // Set FLL Div = fDCOCLK/2
  __bic_SR_register(SCG0);                  // Enable the FLL control loop

  // Worst-case settling time for the DCO when the DCO range bits have been
  // changed is n x 32 x 32 x f_MCLK / f_FLL_reference. See UCS chapter in 5xx
  // UG for optimization.
  // 32 x 32 x 12 MHz / 32,768 Hz = 375000 = MCLK cycles for DCO to settle
  __delay_cycles(375000);
       
  // Loop until XT1,XT2 & DCO fault flag is cleared
  do
  {
    UCSCTL7 &= ~(XT2OFFG + XT1LFOFFG + DCOFFG);
                                            // Clear XT2,XT1,DCO fault flags
    SFRIFG1 &= ~OFIFG;                      // Clear fault flags
  }while (SFRIFG1&OFIFG);                   // Test oscillator fault flag
  UCSCTL4 |= SELA_0;                        // Set ACLK = LFXT1 = 32768Hz
  // UCSCTL4 =0x0233;                  
}

这是我对时钟相关寄存器的相关配置的,主要是大家帮着看下UCSCTL4寄存器的啊
firstblood
2楼-- · 2019-07-30 22:58
自始至终我没有配置啥UCSCTL4寄存器的,但是在仿真的时候就发现该寄存器被配置了。。
firstblood
3楼-- · 2019-07-31 03:55
看下这个仿真截图的啊,我有些纳闷了
firstblood
4楼-- · 2019-07-31 07:11
UCS寄存器的值自动被配置成为0x044了,这个值之怎样来的啊,我的测试MCLk=SMCLK=12MHz
firstblood
5楼-- · 2019-07-31 12:15
 精彩回答 2  元偷偷看……
hwk612167
6楼-- · 2019-07-31 18:04
这个就是复位的默认值,rw-1没看到吗?

一周热门 更多>