专家
公告
财富商城
电子网
旗下网站
首页
问题库
专栏
标签库
话题
专家
NEW
门户
发布
提问题
发文章
TI
时钟初始化配置
2019-08-01 19:55
发布
×
打开微信“扫一扫”,打开网页后点击屏幕右上角分享按钮
站内问答
/
TI MCU
3231
6
1444
请问下MS430F412的时钟初始化配置是怎么样的?
友情提示:
此问题已得到解决,问题已经关闭,关闭后问题禁止继续编辑,回答。
该问题目前已经被作者或者管理员关闭, 无法添加新回复
6条回答
jiahy
1楼-- · 2019-08-01 20:04
楼主详细说说
加载中...
wuhany
2楼-- · 2019-08-02 01:37
好像只有一个外接晶振端口。。没有XT2。。看了下4152TI的例程,不怎么明白。
//******************************************************************************
// MSP430x41x2 Demo - FLL+, Output Buffered SMCLK, ACLK
//
// Description: Buffer ACLK on P1.6 and MCLK(DCO) on P1.1.
// ACLK = LFXT1 = 32768Hz, MCLK = SMCLK = DCO
// //* External watch crystal on XIN XOUT is required for ACLK *//
//
// MSP430x41x2
// -----------------
// /|| XIN|-
// | | | 32kHz
// --|RST XOUT|-
// | |
// | P1.6|-->ACLK = 32kHz
// | |
// | P1.1|-->MCLK = DCO
// | |
//
// P. Thanigai
// Texas Instruments Inc.
// January 2009
// Built with CCE Version: 3.1 and IAR Embedded Workbench Version: 4.11
//******************************************************************************
#include "msp430x41x2.h"
void main(void)
{
volatile unsigned int i; // Use volatile to prevent removal
// by compiler optimization
WDTCTL = WDTPW + WDTHOLD; // Stop WDT
FLL_CTL0 |= XCAP14PF; // Configure load caps
for (i = 0; i < 10000; i++); // Delay for 32 kHz crystal to
// stabilize
do
{
IFG1 &= ~OFIFG; // Clear osc fault flag
for (i = 0; i < 1000; i++); // Delay for osc to stabilize
} while(IFG1 & OFIFG); // Check to see if osc flag is set
P1DIR = BIT1+BIT6; // Set P1.6,1 as outputs
P1SEL = BIT1+BIT6; // Select P1.6,1 as clk option
while(1); // Loop in place
}
加载中...
lizye
3楼-- · 2019-08-02 06:39
根据你的晶振大小和类型,设置P1口
加载中...
wuhany
4楼-- · 2019-08-02 10:22
精彩回答 2 元偷偷看……
加载中...
jiajs
5楼-- · 2019-08-02 10:33
有点难啊
加载中...
wuhany
6楼-- · 2019-08-02 11:22
唉,算了,结贴吧
加载中...
一周热门
更多
>
相关问题
CPLD的方波输出
4 个回答
11个版本Quartus II 软件下载,安装包网盘合集,附教程,47G!
20 个回答
请大家帮忙到21IC发展大家谈支持我申请新版面
20 个回答
【通知】21ic中国电子网服务条款 (所有人员必读)
1 个回答
满载而归乙亥年,大展鸿途庚子年---集签赢好礼
20 个回答
携手ADI,踏上电子工程师之巅—车辆电气化视频,答题领奖!
1 个回答
如何提升论坛质量,看你了!
20 个回答
【最终名单】二姨家喊你来拿100份新年大礼啦~
20 个回答
相关文章
×
关闭
采纳回答
向帮助了您的网友说句感谢的话吧!
非常感谢!
确 认
×
关闭
编辑标签
最多设置5个标签!
TI
保存
关闭
×
关闭
举报内容
检举类型
检举内容
检举用户
检举原因
广告推广
恶意灌水
回答内容与提问无关
抄袭答案
其他
检举说明(必填)
提交
关闭
×
关闭
您已邀请
15
人回答
查看邀请
擅长该话题的人
回答过该话题的人
我关注的人
//******************************************************************************
// MSP430x41x2 Demo - FLL+, Output Buffered SMCLK, ACLK
//
// Description: Buffer ACLK on P1.6 and MCLK(DCO) on P1.1.
// ACLK = LFXT1 = 32768Hz, MCLK = SMCLK = DCO
// //* External watch crystal on XIN XOUT is required for ACLK *//
//
// MSP430x41x2
// -----------------
// /|| XIN|-
// | | | 32kHz
// --|RST XOUT|-
// | |
// | P1.6|-->ACLK = 32kHz
// | |
// | P1.1|-->MCLK = DCO
// | |
//
// P. Thanigai
// Texas Instruments Inc.
// January 2009
// Built with CCE Version: 3.1 and IAR Embedded Workbench Version: 4.11
//******************************************************************************
#include "msp430x41x2.h"
void main(void)
{
volatile unsigned int i; // Use volatile to prevent removal
// by compiler optimization
WDTCTL = WDTPW + WDTHOLD; // Stop WDT
FLL_CTL0 |= XCAP14PF; // Configure load caps
for (i = 0; i < 10000; i++); // Delay for 32 kHz crystal to
// stabilize
do
{
IFG1 &= ~OFIFG; // Clear osc fault flag
for (i = 0; i < 1000; i++); // Delay for osc to stabilize
} while(IFG1 & OFIFG); // Check to see if osc flag is set
P1DIR = BIT1+BIT6; // Set P1.6,1 as outputs
P1SEL = BIT1+BIT6; // Select P1.6,1 as clk option
while(1); // Loop in place
}
一周热门 更多>