FPGA设计

2019-03-25 07:14发布

目前遇到一个比较奇葩的问题。FPGA时序约束没什么问题,就是加了一个模块之后导致另外一个模块出错了。困扰好久了,时序约束没问题,代码应该也没问题,那还可能是什么原因。
感觉遇到的问题没办法描述很清楚 此帖出自小平头技术问答
友情提示: 此问题已得到解决,问题已经关闭,关闭后问题禁止继续编辑,回答。
该问题目前已经被作者或者管理员关闭, 无法添加新回复
6条回答
电子微创意
1楼-- · 2019-03-25 11:51
< / 添加代码后布局布线结果不一样了。
coyoo
2楼-- · 2019-03-25 12:54
 精彩回答 2  元偷偷看……
全部都是泡馍
3楼-- · 2019-03-25 14:42
电子微创意 发表于 2018-7-18 22:48
添加代码后布局布线结果不一样了。

但添加时序约束后,时序约束都满足
全部都是泡馍
4楼-- · 2019-03-25 15:06
coyoo 发表于 2018-7-19 08:28
遇到了什么问题?

添加新的模块之后,发现之前的功能块逻辑混乱了,但时序上都还满足要求
coyoo
5楼-- · 2019-03-25 19:46
1、用的哪家的片子?什么型号?
2、所谓“之前的功能逻辑混乱”是如何获知的?

建议:
既然新加模块后编译没有问题,那要看新加的模块与之前工程的交互关系是什么,如果相对独立,可以考虑想办法隔离调试
全部都是泡馍
6楼-- · 2019-03-25 22:45
coyoo 发表于 2018-7-19 11:30
1、用的哪家的片子?什么型号?
2、所谓“之前的功能逻辑混乱”是如何获知的?

建议:
既然新加模块后 ...

好的,我试试。逻辑混乱就是FPGA处理的数据结果不对了。用的是altera的cyclone II EP2C35F672C6

一周热门 更多>