DSP+FPGA工作问题

2019-08-04 21:16发布

在DSP+FPGA协同工作中,为了使DSP的外扩flash更大,而DSP的总线宽不够,所有用FPGA作了高6位地址的扩展,
现在测试发现上电瞬间,DSP要从外扩flash中引到启动,但是FPGA要从外部EPCS里面加载数据到RAM中,这段时间
高6位地址为高电平,所以DSP就无法加载到代码,也就无法启动。
关于FPGA上电加载这段时间的高脉冲有没有更好的办法去消除,求推荐,谢谢!

友情提示: 此问题已得到解决,问题已经关闭,关闭后问题禁止继续编辑,回答。
该问题目前已经被作者或者管理员关闭, 无法添加新回复
3条回答
abu315
1楼-- · 2019-08-05 02:17
FPGA控制DSP的启动:
1、加复位信号;FPGA启动后,让DSP复位;
2、控制DSP的电源,FPGA启动后,再给DSP上电。
zhangmangui
2楼-- · 2019-08-05 06:36
abu315 发表于 2014-2-21 09:32
FPGA控制DSP的启动:
1、加复位信号;FPGA启动后,让DSP复位;
2、控制DSP的电源,FPGA启动后,再给DSP上电 ...

嗯  你的第一点我非常认同  比较适合我使用
我刚测试的方法是给这些信号给了个下拉电阻   就能正常启动了
接下来准备考虑用你介绍的这一种方法
我的DSP复位和FPGA是连接一起的   测试中发现两引脚之间串联一个电阻就好
谢谢您
zhangmangui
3楼-- · 2019-08-05 12:05
 精彩回答 2  元偷偷看……

一周热门 更多>