专家
公告
财富商城
电子网
旗下网站
首页
问题库
专栏
标签库
话题
专家
NEW
门户
发布
提问题
发文章
FPGA输出方波 求助
2019-03-25 07:34
发布
×
打开微信“扫一扫”,打开网页后点击屏幕右上角分享按钮
站内问答
/
FPGA
18543
4
1499
分频电路:做好时钟后,计数器即可实现
要512路,这个脚有点多,楼主还是先看你们用什么FPGA吧,
另外,控制这块,要控制256路,独立设定,用串口比较容易些。
FPGA代码如果不熟悉,可用SOPC,加外围电路。这样有点软件基础就可以了。
友情提示:
此问题已得到解决,问题已经关闭,关闭后问题禁止继续编辑,回答。
该问题目前已经被作者或者管理员关闭, 无法添加新回复
4条回答
5525
1楼-- · 2019-03-25 11:25
我们用的DE2_115板子,怎么用串口控制256?具体实现方式真的想不明白。
加载中...
encrinite307
2楼-- · 2019-03-25 11:37
精彩回答 2 元偷偷看……
加载中...
5525
3楼-- · 2019-03-25 16:50
本帖最后由 5525 于 2016-7-9 20:04 编辑
楼主,你好:
下面这个是三个DE5_115级联的做法
1号做上位机,同时做2号3号级的 CMD Master,
1号并且输出PWM生成需要的时钟,这样你的256对PWM才能好同期
这样一套代码,就搞定了。
加载中...
5525
4楼-- · 2019-03-25 18:11
上图这个只是参照,
上位机是用UART,还是其他,或是用ESP8266,MicroPythonBoard等等,
NIOS也只是示例
具体要按照你要配置的板子,手头的资源来定。
要注意的是,
1号输出PWM生成需要的时钟,其他设备用这个时钟来生成PWM
这样你PWM时序上的延时才是最小的。
加载中...
一周热门
更多
>
相关问题
相关文章
基于FPGA的详细设计流程
0个评论
Xilinx的FPGA开发工具——ISE开发流程
0个评论
嵌入式领域,FPGA的串口通信接口设计,VHDL编程,altera平台
0个评论
干货分享,FPGA硬件系统的设计技巧
0个评论
你知道Verilog HDL程序是如何构成的吗
0个评论
一种通过FPGA对AD9558时钟管理芯片进行配置的方法
0个评论
×
关闭
采纳回答
向帮助了您的网友说句感谢的话吧!
非常感谢!
确 认
×
关闭
编辑标签
最多设置5个标签!
保存
关闭
×
关闭
举报内容
检举类型
检举内容
检举用户
检举原因
广告推广
恶意灌水
回答内容与提问无关
抄袭答案
其他
检举说明(必填)
提交
关闭
×
关闭
您已邀请
15
人回答
查看邀请
擅长该话题的人
回答过该话题的人
我关注的人
楼主,你好:
下面这个是三个DE5_115级联的做法
1号做上位机,同时做2号3号级的 CMD Master,
1号并且输出PWM生成需要的时钟,这样你的256对PWM才能好同期
这样一套代码,就搞定了。
上位机是用UART,还是其他,或是用ESP8266,MicroPythonBoard等等,
NIOS也只是示例
具体要按照你要配置的板子,手头的资源来定。
要注意的是,
1号输出PWM生成需要的时钟,其他设备用这个时钟来生成PWM
这样你PWM时序上的延时才是最小的。
一周热门 更多>