专家
公告
财富商城
电子网
旗下网站
首页
问题库
专栏
标签库
话题
专家
NEW
门户
发布
提问题
发文章
亲们:请问谁做过FPGA发送16位数据的串口实验啊???
2019-03-25 07:38
发布
×
打开微信“扫一扫”,打开网页后点击屏幕右上角分享按钮
站内问答
/
FPGA
4178
5
1785
请问谁做过FPGA发送16位数据的串口实验啊???或者有好的串口模块容易改的也行,谢谢亲们呢!!!
PS:俺做过特权同学的串口实验,但是在他那个模块里做修改还是存在问题 此帖出自
小平头技术问答
友情提示:
此问题已得到解决,问题已经关闭,关闭后问题禁止继续编辑,回答。
该问题目前已经被作者或者管理员关闭, 无法添加新回复
5条回答
eeleader
1楼-- · 2019-03-25 14:57
< / 发送16位数据与发送8位数据一样的,只是位数多了而已!
加载中...
ky0611
2楼-- · 2019-03-25 19:18
不一样的吧,串口一帧是8位的哦
加载中...
eeleader
3楼-- · 2019-03-26 00:30
这有啥不一样哦。标准串口数据是8位。加上起始位、停止位和校验位共11位。
如果发送16位数据。也可以这样发送,起始位+16位数据位+校验位+停止位,这样仅仅不是标准串口的8位而已,有啥区别呀?
加载中...
此账号已注册
4楼-- · 2019-03-26 03:23
精彩回答 2 元偷偷看……
加载中...
5525
5楼-- · 2019-03-26 04:34
本帖最后由 5525 于 2016-5-8 07:20 编辑
标准的串口
: 起始位+8位数据位+校验位+停止位 标准的串口之所以定义最长为8bit, 那是因为再多的话,采样点会偏离中心到边缘,数据就拿不下来了。
自定义串口
:起始位+16(或者是N bit)位数据位+校验位+停止位
自定义bit长度,完全可以。
关键是要异步传送的话,要计算发送端和接受端各自的时钟误差,
自己要加长数据位,就要自己计算来保证,到最后一个bit采样,也不会偏离。
加载中...
一周热门
更多
>
相关问题
相关文章
基于FPGA的详细设计流程
0个评论
Xilinx的FPGA开发工具——ISE开发流程
0个评论
嵌入式领域,FPGA的串口通信接口设计,VHDL编程,altera平台
0个评论
干货分享,FPGA硬件系统的设计技巧
0个评论
你知道Verilog HDL程序是如何构成的吗
0个评论
一种通过FPGA对AD9558时钟管理芯片进行配置的方法
0个评论
×
关闭
采纳回答
向帮助了您的网友说句感谢的话吧!
非常感谢!
确 认
×
关闭
编辑标签
最多设置5个标签!
保存
关闭
×
关闭
举报内容
检举类型
检举内容
检举用户
检举原因
广告推广
恶意灌水
回答内容与提问无关
抄袭答案
其他
检举说明(必填)
提交
关闭
×
关闭
您已邀请
15
人回答
查看邀请
擅长该话题的人
回答过该话题的人
我关注的人
如果发送16位数据。也可以这样发送,起始位+16位数据位+校验位+停止位,这样仅仅不是标准串口的8位而已,有啥区别呀?
标准的串口: 起始位+8位数据位+校验位+停止位 标准的串口之所以定义最长为8bit, 那是因为再多的话,采样点会偏离中心到边缘,数据就拿不下来了。
自定义串口:起始位+16(或者是N bit)位数据位+校验位+停止位
自定义bit长度,完全可以。
关键是要异步传送的话,要计算发送端和接受端各自的时钟误差,
自己要加长数据位,就要自己计算来保证,到最后一个bit采样,也不会偏离。
一周热门 更多>