专家
公告
财富商城
电子网
旗下网站
首页
问题库
专栏
标签库
话题
专家
NEW
门户
发布
提问题
发文章
请问Modelsim后仿出错的问题
2019-03-25 08:05
发布
×
打开微信“扫一扫”,打开网页后点击屏幕右上角分享按钮
站内问答
/
FPGA
3419
1
908
程序前仿真时序、功能均正确
程序较大,系统时钟68M。
后仿(Post-Route)出现问题:很多信号莫名其妙的变成红线,如图1所示,
前仿没有这个问题。
看modelsim中有如下错误提示:
# ** Error: C:/Xilinx/12.3/ISE_DS/ISE/verilog/src/simprims/X_FF.v(104): $setup( negedge I &&& (in_clk_enable1 != 0):1284703722 ps, posedge CLK:1284703836 ps, 202 ps );
# Time: 1284703836 ps Iteration: 2 Instance: /test/uut/TrackMode/int_clr_I_P/data_reg_1T_21
仿真图形中也有红 {MOD}显示,如图2所示。
我在后仿前对最主要的时钟加了时间约束,时钟为68M,约束限制其PERIOD为一个时钟周期以内(14ns)
如图3、图4所示:
ucf文件中的约束信息:
#Created by Constraints Editor (xc3s1400an-fgg676-5) - 2013/05/10
NET
"RTM/U1/GClk_BT1"
TNM_NET
= RTM/U1/GClk_BT1;
TIMESPEC
TS_RTM_U1_GClk_BT1 =
PERIOD
"RTM/U1/GClk_BT1" 14 ns
HIGH
50%;
请问这种问题该如何解决?
[
本帖最后由 godjohsn 于 2013-5-10 16:21 编辑
] 此帖出自
小平头技术问答
友情提示:
此问题已得到解决,问题已经关闭,关闭后问题禁止继续编辑,回答。
该问题目前已经被作者或者管理员关闭, 无法添加新回复
1条回答
lihaie
1楼-- · 2019-03-25 13:59
< / 你好,我也仿真遇到了这个问题,您解决了吗
加载中...
一周热门
更多
>
相关问题
相关文章
基于FPGA的详细设计流程
0个评论
Xilinx的FPGA开发工具——ISE开发流程
0个评论
嵌入式领域,FPGA的串口通信接口设计,VHDL编程,altera平台
0个评论
干货分享,FPGA硬件系统的设计技巧
0个评论
你知道Verilog HDL程序是如何构成的吗
0个评论
一种通过FPGA对AD9558时钟管理芯片进行配置的方法
0个评论
×
关闭
采纳回答
向帮助了您的网友说句感谢的话吧!
非常感谢!
确 认
×
关闭
编辑标签
最多设置5个标签!
保存
关闭
×
关闭
举报内容
检举类型
检举内容
检举用户
检举原因
广告推广
恶意灌水
回答内容与提问无关
抄袭答案
其他
检举说明(必填)
提交
关闭
×
关闭
您已邀请
15
人回答
查看邀请
擅长该话题的人
回答过该话题的人
我关注的人
一周热门 更多>