专家
公告
财富商城
电子网
旗下网站
首页
问题库
专栏
标签库
话题
专家
NEW
门户
发布
提问题
发文章
SDRAM刷新操作
2019-03-25 08:13
发布
×
打开微信“扫一扫”,打开网页后点击屏幕右上角分享按钮
站内问答
/
FPGA
4383
4
1752
对于SDRAM刷新操作, 手册是写64ms/8192行, 是要求每 64ms/8192 内产生一个刷新请求吗, 这样效率会不会有点低啊? 还是在64ms内只产生一次刷新请求就够了呢
此帖出自
小平头技术问答
友情提示:
此问题已得到解决,问题已经关闭,关闭后问题禁止继续编辑,回答。
该问题目前已经被作者或者管理员关闭, 无法添加新回复
4条回答
goodeew
1楼-- · 2019-03-25 13:33
精彩回答 2 元偷偷看……
加载中...
火箭_1991
2楼-- · 2019-03-25 15:35
SDRAM 每次刷新操作是针对一行的, 那也就是要每7.8us内产生一个刷新请求了,但这样感觉效率略低啊。 是否可以连续产生8192次刷新请求,即保存刷新请求有效时间为8192个时钟周期。 实际应用中,是怎么处理SDRAM刷新问题呢
加载中...
goodeew
3楼-- · 2019-03-25 19:24
连续产生8192次刷新请求,记得也可以的。但记得刷新请求之间要保持一定时间间隔的,比如需要4个时钟周期。
因为刷新的优先级高于读写操作,所以这种实现方法或许只适合于某些特殊应用。
加载中...
goodeew
4楼-- · 2019-03-25 21:00
实际应用中,SDRAM刷新一般都平均来做,比如每7.8us进行1次。
加载中...
一周热门
更多
>
相关问题
相关文章
基于FPGA的详细设计流程
0个评论
Xilinx的FPGA开发工具——ISE开发流程
0个评论
嵌入式领域,FPGA的串口通信接口设计,VHDL编程,altera平台
0个评论
干货分享,FPGA硬件系统的设计技巧
0个评论
你知道Verilog HDL程序是如何构成的吗
0个评论
一种通过FPGA对AD9558时钟管理芯片进行配置的方法
0个评论
×
关闭
采纳回答
向帮助了您的网友说句感谢的话吧!
非常感谢!
确 认
×
关闭
编辑标签
最多设置5个标签!
保存
关闭
×
关闭
举报内容
检举类型
检举内容
检举用户
检举原因
广告推广
恶意灌水
回答内容与提问无关
抄袭答案
其他
检举说明(必填)
提交
关闭
×
关闭
您已邀请
15
人回答
查看邀请
擅长该话题的人
回答过该话题的人
我关注的人
因为刷新的优先级高于读写操作,所以这种实现方法或许只适合于某些特殊应用。
一周热门 更多>