FPGA的时钟脚分配以及时钟网络的疑惑

2019-03-25 08:19发布

在调Cyclone V的ddr3硬核的时候,里面给ddr3的本地时钟管脚分配时必须要和别的硬核功能管脚在同一个bank,否则编译不通过。
但是我采用的FPGA时钟信号在另一个bank。后来发现在管脚分配(pin planner)里面,和硬核功能管脚在同一个bank里面是有一些全局时钟(GCLK)管脚的。如果我直接把这个管脚当作是ddr3的本地时钟输入,分配好以后ddr3是否就相当于已经输入本地时钟了?这里对这些全局时钟还不是很明白,是不是说给了FPGA时钟以后,其他的GCLK都呈现了这个原始时钟的特性,直接分配就可以了?还是得通过一些其他设置?
谢谢大家! 此帖出自小平头技术问答
友情提示: 此问题已得到解决,问题已经关闭,关闭后问题禁止继续编辑,回答。
该问题目前已经被作者或者管理员关闭, 无法添加新回复
7条回答
kdy
1楼-- · 2019-03-26 15:06
真心不大看懂你问的哦
你的输入是指系统时钟吗?给DDR3分配的是指DDR3的总线时钟吗?那不能直接赋值的啊。因为系统输入时钟比较低的。多看看DDR3 IP的PDF 文档。那里都有说明。

一周热门 更多>