在工作中遇到一个棘手的问题:在Xilinx Virtex SX55 进行高速信号下变频和低通滤波处理(数字正交相干检波)
AD输入为中频带通信号,中心频率和带宽分别为1.2GHz和800MHz,AD采样率是1.6GHz,由于AD自身具有分路功能,从AD出来的信号分为四路400MHz信号,然后将该四路信号送入FPGA中进行下变频和低通滤波处理,在进行下变频之前在FPGA内部对四路信号分别再一分四处理,得到共计16路100MHz的并行信号以满足FPGA处理速度。我打算对该16路并行信号先于载波相乘进行下变频(cos和sin相乘),然后对该146路信号进行低通滤波(滤波器阶数为10),最后得到16路并行I和Q分量,我大致估计了一下,快用到700+个乘法器资源很难实现,在这里想请教下过来人有没有好的总体设计方案,可以满足我的这种处理需要,谢谢了!
此帖出自
小平头技术问答
友情提示: 此问题已得到解决,问题已经关闭,关闭后问题禁止继续编辑,回答。
一周热门 更多>