- 项目预算:¥ 2,000~4,000
- 开发周期: 7 天
- 项目分类: 嵌入式
- 竞标要求:
- 项目标签:
基于cyclone芯片
- 项目描述:
在该fpga芯片上模拟Cypress Semiconductor 的CY7C024芯片,数据接口16位,要求最高访问速度不大于30ns,(已比CY7C024降一半)。该fpga芯片选用时钟芯片48MHz。
tiantianuser于2012-05-31 21:20:16补充了项目描述:
在cyclone 1芯片上模拟Cypress Semiconductor 的CY7C024芯片,数据接口16位,要求最高访问速度不大于30ns,(已比CY7C024降一半)。该fpga芯片选用时钟芯片48MHz。
注意它不只是简单双口ram。需要模拟芯片功能。
我给的只是系统中的部分电路验证。之前系统采用接CY7C024,跑通,整体硬件没问题。现在用fpga替代,然后加一些算法。但目前DPRAM该部分迟迟不通,怀疑该部分代码设计问题(委托别人设计),故提出。如果有高手的话,希望先提供demo测试,也可提供更简单的单边ram demo以便验证。可行的话,可以细谈。
tiantianuser于2012-05-31 21:26:43补充了项目描述:
fpga芯片:ep1c12Q240
点此竞标2012-06-19
本外包项目信息是由EEWORLD的合作网站CSTO发布的,如果您技术过硬且时间充裕,欢迎前来竞标。CSTO的经营理念是——让靠谱的软件外包项目及时找到靠谱的开发人员,为优秀的技术团队提供更多的优秀订单。
此帖出自
小平头技术问答
顶!
一周热门 更多>