FPGA设计计数器输出跳变不同步

2019-03-25 09:24发布

用fpga设计了四位计数器,在仿真时,输出脚q0,q1,q2,q3不能同时跳变。导致从一个状态到下一个状态中间有一个暂态,如1011变1100的中间有1000的一个暂态。各种时钟频率都试过从10M到100M,都一样。请高手赐教。谢谢!!!!急!!!!!!!

[ 本帖最后由 happyxiaoyaozi 于 2011-12-31 09:44 编辑 ] 此帖出自小平头技术问答
友情提示: 此问题已得到解决,问题已经关闭,关闭后问题禁止继续编辑,回答。
该问题目前已经被作者或者管理员关闭, 无法添加新回复
8条回答
gcxan
1楼-- · 2019-03-26 10:20

这个问题怎么解决啊,计数跳变了?不影响是什么意思啊

 

eeleader
2楼-- · 2019-03-26 11:42
 精彩回答 2  元偷偷看……

一周热门 更多>