如果不对Ad9959进行写操作,sync_clk时钟输出为输入时钟的1/4。
但是如果对输入时钟进行放大之后,sync_clk时钟输出不是放大之后的1/4;
使用spi,时序都正确。求帮助。
使用的是外部晶振16M,写FR1寄存器能成功。但是通道无输出。
写4倍,sync_clk频率理论应该是16M,但是测量得到15.56M
写8倍,sync_clk频率理论应该是32M,但是测量得到29.4M
写10倍,sync_clk频率理论应该是40M,但是测量得到35.5M
写10倍以上,sync_clk输出频率波形完全不对
测量 AVDD 、DVDD 为1.95V,测量Reset 为0V,测量Power Down 为0V DVDD_I/O为 3.67 V
AD9959芯片手册上有这样一句话:AVDD and DVDD = 1.8 V ± 5%; DVDD_I/O = 3.3 V ± 5%;
我所测出的电压是不是会工作不正常?
友情提示: 此问题已得到解决,问题已经关闭,关闭后问题禁止继续编辑,回答。
一周热门 更多>