ST资料中关于“VDD_FT”的描述是不严肃的

2020-01-04 18:47发布

我的“关于5V容忍电压的实验”:
0. 实验芯片:STM32F101C6T6A。
1. 置PB6于OG输出模式。
2. 5V容忍脚(选PB6)串接12K电阻到“外接电压”。
3. “外接电压”=8.00V,VPB6在输出1,0时,分别为7.92V和0.02V。
4. “外接电压”=5.50V,VPB6在输出1,0时,分别为5.50V和0.02V。
5. 5V容忍脚(选PB6)串接200欧姆电阻到“外接电压”。
6. “外接电压”=5.50V,VPB6在输出1,0时,分别为5.50V和0.66V。

结论:ST资料中关于“VDD_FT”的描述是不严肃的。

关于这个问题的讨论已经1年半了。
刚发的帖子“__STM32__,关于开漏输出,是否已有结论? ”又得不到回应。很不高兴。
友情提示: 此问题已得到解决,问题已经关闭,关闭后问题禁止继续编辑,回答。
该问题目前已经被作者或者管理员关闭, 无法添加新回复
55条回答
kickdown
1楼-- · 2020-01-09 19:45
 精彩回答 2  元偷偷看……
gzhuli
2楼-- · 2020-01-09 23:07
kickdown 发表于 2014-6-4 16:27
圣手,我突然想起一个方法。
假如有一个对芯片地为+800V的直流电压源,经过两个100k/5W的水泥电阻(保证 ...

反正这个贴里测试出来Rev Z的芯片是>8V,现在新的Rev是多少就不知道了。
jdzjk06
3楼-- · 2020-01-10 00:28
原来我一直用非FT管脚上拉10K,开漏输出控制MOS管。非FT管脚开漏能容忍5V上拉吗?
sh_jw1
4楼-- · 2020-01-10 04:51
注入电流如何计算?既然手册给出了极限值?
sh_jw1
5楼-- · 2020-01-10 10:08
非FT脚,开漏输出,上拉1K到5V,其他涉及到AD的部分都无法使用了  
小溪
6楼-- · 2020-01-10 14:03
 精彩回答 2  元偷偷看……

一周热门 更多>