2019-03-25 10:31发布
谢谢楼上的回答!
请问在你使用DCM的时候是如何设置Wait for DLL Lock 这个选项的?
还有reset电路怎么接?
再请教一个问题:
当我使用DCM产生一个时钟信号时,我即把它当成我FPGA内部某一个模块的CLK,又把它输出到外边,作为板子上其他器件的时钟。此时会出现如下warning
WARNING:Route:455 - CLK Net:clkin_ibufg_out_OBUF may have excessive skew because 1 CLK pins and 1 NON_CLK pins failed to route using a CLK template.
请问这会有问题么?
最多设置5个标签!
谢谢楼上的回答!
请问在你使用DCM的时候是如何设置Wait for DLL Lock 这个选项的?
还有reset电路怎么接?
http://bbs.eeworld.com.cn/thread-242460-1-1.html
你参考下
再请教一个问题:
当我使用DCM产生一个时钟信号时,我即把它当成我FPGA内部某一个模块的CLK,又把它输出到外边,作为板子上其他器件的时钟。此时会出现如下warning
WARNING:Route:455 - CLK Net:clkin_ibufg_out_OBUF may have excessive skew because 1 CLK pins and 1 NON_CLK pins failed to route using a CLK template.
请问这会有问题么?
一周热门 更多>