麻烦各位大侠们了
自己要做的是现场AD,然后光纤传输,之后接收还原DA输出,只是一个实时的采集,处理的部分用的不多,整个过程要求在1个微秒左右,选用的是Cyclone EP1C6.但是问题是,AD是12位并行输出,采样时钟大体准备在20M左右。如果再并转串的话,那么移位时钟最少就要在240M左右啦。这个好像已经超出了FPGA的最高工作频率。那我该怎么办呢
还有就是如果应用缓存的话,对整个系统的时间有多大影响呢 这个怎么计算呢
谢谢各位啦
还有就是编解码的问题,如果用专门的TLK1501芯片,12位的如果设计才能进行8/10编码呢
谢谢啦
此帖出自
小平头技术问答
那就直接并行接入FPGA吧
FPGA内部做双FIFO做乒乓缓存
FIFO满后将FIFO中的数据发送
回复楼主
可以采用 EP1IC06+网络芯片+光模块, 8/10 编码让专门的芯片去完成!
LZ 究竟要设计啥东西? 项目参数, 要求, 成本
有这些后,大家才有讨论的目标!
一周热门 更多>