基于FPGA的软核8051,verilog hdl,Xilinx 开发板

2020-01-25 15:20发布

本帖最后由 mark86 于 2013-1-23 21:53 编辑

不知道有没有兄弟对软核8051的FPGA移植感兴趣?

本人实现了在Xilinx FPGA xc3s250E开发板上移植8051软核,工作稳定!

图为使用软件控制显示屏。

频率:38.625M
Minimum period: 25.890ns (Maximum Frequency: 38.625MHz)

资源占用:
Logic Utilization:
  Number of Slice Flip Flops:           657 out of   4,896   13%
  Number of 4 input LUTs:             2,844 out of   4,896   58%
Logic Distribution:
  Number of occupied Slices:          1,627 out of   2,448   66%
    Number of Slices containing only related logic:   1,627 out of   1,627 100%
    Number of Slices containing unrelated logic:          0 out of   1,627   0%
      *See NOTES below for an explanation of the effects of unrelated logic.
  Total Number of 4 input LUTs:       2,951 out of   4,896   60%
    Number used as logic:             2,844
    Number used as a route-thru:        107
  Number of bonded IOBs:                 47 out of      66   71%
  Number of RAMB16s:                      5 out of      12   41%
  Number of BUFGMUXs:                     2 out of      24    8%
  Number of DCMs:                         1 out of       4   25%

taobao:http://item.taobao.com/item.htm? ... &_u=ndbl2vhf7c6
友情提示: 此问题已得到解决,问题已经关闭,关闭后问题禁止继续编辑,回答。
该问题目前已经被作者或者管理员关闭, 无法添加新回复
13条回答
jlhgold
1楼-- · 2020-01-25 15:57
哪个公司的软核 ?现在的51软核都挺慢的!!!
mark86
2楼-- · 2020-01-25 16:32
本帖最后由 mark86 于 2013-1-23 22:57 编辑
jlhgold 发表于 2013-1-23 21:21
哪个公司的软核 ?现在的51软核都挺慢的!!!


38M左右,学习之用
对于学习而言,应该足够了。
jlhgold
3楼-- · 2020-01-25 21:41
我晕 OC8051。。。。开源的啊。。。。。
mark86
4楼-- · 2020-01-26 02:48
 精彩回答 2  元偷偷看……
Eric2013
5楼-- · 2020-01-26 08:25
楼主要是早点搞出来就好了,至少能帮你销售10套,把这个东西自己分析透了 还是很爽的。
非常感谢楼主的Verilog版本,
mark86
6楼-- · 2020-01-26 09:32
Eric2013 发表于 2013-1-24 08:26
楼主要是早点搞出来就好了,至少能帮你销售10套,把这个东西自己分析透了 还是很爽的。
非常感谢楼主的Veri ...

谢谢兄弟,

我想提供给对CPU设计感兴趣的朋友一个平台,抛砖引玉

如果有开发板需求可以随时联系我

一周热门 更多>