求助FPGA数字信号转模拟信号电路设计

2019-03-25 10:53发布

选一个黑匣子,具备这样的功能:4v电平来时,迅速提高电压到0.6V,然后放电到0.5V,然后给4V电平,迅速提高电压到0.6V,然后放电到0.5V。让电压在0.50.6之间摆动。达到数字电平转模拟电平的目的。
黑匣子必须具备的优点:提电压迅速,降电压缓慢。这样可以降低对电平转换频率的要求。
请问这样的黑匣子要用什么样的电路来实现,电路复杂不,稳定性怎么样? 此帖出自小平头技术问答
友情提示: 此问题已得到解决,问题已经关闭,关闭后问题禁止继续编辑,回答。
该问题目前已经被作者或者管理员关闭, 无法添加新回复
8条回答
eeleader
1楼-- · 2019-03-25 18:11
 精彩回答 2  元偷偷看……
tx_xy
2楼-- · 2019-03-25 20:19
一片小的CPLD
一片DAC
一片电压比较器
:$
小志
3楼-- · 2019-03-25 22:06
多谢分享
tx_xy
4楼-- · 2019-03-26 02:03
原帖由 小志 于 2010-5-18 10:15 发表
多谢分享


小志: 我给你Q发消息了 论坛好多回复 我都看不到 怎么回事啊?

比如 帖子显示
:Q回复有3个 我一个都看不见 。。。
或者有6个回复 我只看到2个 。。。
小志
5楼-- · 2019-03-26 07:12
正在解决:)
仙火柴心
6楼-- · 2019-03-26 10:32
我基本上是采用看英语文章的办法,

一周热门 更多>