FPGA新系统CAMERALINK-FULL

2020-01-27 13:42发布

本帖最后由 feihufuture 于 2016-11-6 08:32 编辑

QQ图片20161103135419999.jpg

FPGA + 2 DDR3 + 千兆网 + cameralink采集+多路485,

系统架构
QQ截图20161103143920.jpg




友情提示: 此问题已得到解决,问题已经关闭,关闭后问题禁止继续编辑,回答。
该问题目前已经被作者或者管理员关闭, 无法添加新回复
14条回答
zyingjie
1楼-- · 2020-01-28 15:49
feihufuture 发表于 2016-11-7 10:01
原理图没啥意思,要上就上源代码,哈哈

有源代码 就更牛鼻了!有搞头!源代码的工程配置文件肯定直接写明了哪个IO接哪里
zhongxon
2楼-- · 2020-01-28 18:54
 精彩回答 2  元偷偷看……
feihufuture
3楼-- · 2020-01-28 19:22
zhongxon 发表于 2016-11-7 16:14
请教一下,一个spartan-6  FPGA,加32bit DDR2,这点片内资源和DDR的带宽,能采集Cameralink-full的数据 ? ...

直接用算法肯定资源不够,我们用的改进算法,达到近似效果,比PC强多了
feihufuture
4楼-- · 2020-01-28 21:37
zhongxon 发表于 2016-11-7 16:14
请教一下,一个spartan-6  FPGA,加32bit DDR2,这点片内资源和DDR的带宽,能采集Cameralink-full的数据 ? ...

另外回复,我们是2片16位的ddr3,完全可以搞定cameralink full模式,

算法肯定不能频繁访问ddr
CY0904030105
5楼-- · 2020-01-29 02:36
楼主公司是不是做道路检测的
ssnper3
6楼-- · 2020-01-29 06:39
这个可以有一些应用跟我目前项目对接上,稍微改改就可以的那种,有机会可以合作。

一周热门 更多>