【不懂就问】
如图的驱动芯片SG3525A内部结构图
【1】本来1和2引脚就是误差放大器的输入端,但是在输入到图中PWM比较器前,还有一个9脚的compensation,这是对什么进行补偿吗?
【2】5、6脚的Ct和Rt,在很多芯片中都看得到,是说来决定振荡器的频率,拿本图来说,为什么要有这个振荡器呢?起什么作用?
【3】图中的latch模块是RS触发器吧,它作用是储存PWM波?从它R端输出的信号和从它右侧输出的信号有什么不一样?
【4】资料上说:“振荡器的输出分为两路,一路以时钟脉冲形式送至双稳态触发器及两个或非门;另一路以锯齿波形式送至比较器的同相输入端”,双稳态触发器在图1里指的是F/F那个吧?但是送至比较器的锯齿波却不是从振荡器输出端输出,图中显示的是从CT脚输出到比较器的。
图1
图2
友情提示: 此问题已得到解决,问题已经关闭,关闭后问题禁止继续编辑,回答。
为什么要设置一个锁存器,来存储PWM波呢?
不仅是防止振荡,更重要的是控制该放大器的电压增益。
是否防止振荡,那要看整个反馈环路的要求是什么。
但是如何让它分别的以始终脉冲和锯齿波的形式输出呢?
SG3525内部振荡器输出锯齿波,即Ct两端电压。此锯齿波供比较器与一个固定电平(即运放输出端)进行比较。内部振荡器输出的矩形波供图中标注为F/F的触发器翻转使用。
至于如何分别以矩形脉冲和锯齿波输出,那是由振荡器的构造决定的。模拟电路教材中就有这样的例子。
要理解这个锁存器作用,先要理解首帖虚线框内部分作用。该部分是两个四输入端或非门。或非门是任一输入端为高则输出为低。Under-Voltage Lockout 就是一个锁存器,为芯片供电的电源电压过低则该Under-Voltage Lockout输出为高,两组三极管图腾柱下管导通,11脚或14脚输出为低。F/F两路输出互补,所以上下两路必不能同时为高。Latch输出也联接到四输入端或非门,Latch高电平输出同样使上下两路均输出为低。芯片10脚输入的高电平会使内部一支三极管导通,该三极管使接在8脚与地之间的外部电容放电,10脚高电平同时关断两个四输入端或非门。8脚外部电容充电过程,就是SG3525软启动(脉冲宽度逐渐加宽)的过程。
为什么要设置一个锁存器,来存储PWM波呢?
该锁存器最主要作用,是SG3525两个输出端(11脚和14脚)在一个PWM周期内一旦为低,在这个周期内不可能重新为高,保持低电平,直到下一个PWM周期开始。
一周热门 更多>