求助:P0口能否同时接到8255扩展D0~D7和LED数码管的D0~D7上

2020-02-01 16:31发布

在最近的实验中遇到这样一个问题,希望各位高手能抽空给予解答:
1、在I/O口不够用的时候用了8255扩展,但是I/O仍然不够,在不能提供更多的I/O口的前提下,该怎么办?
P0口能否同时接到8255扩展D0~D7和LED数码管的D0~D7上?
2、#define PORTDIG XBYTE[0xefff]
定义了LED数码管的位选口P2.4接CS1,P2.3接CS2,P3.6接WR,期中CS1是段选的片选信号,CS2是位选的片选信号,均为低电平有效,WR是上升沿锁存数据
XBYTE如何来用?0xefff怎么得来的,经过搜索,应该跟外部硬件连接有关,但如何根据硬件连接情况写出来还是不太明白
友情提示: 此问题已得到解决,问题已经关闭,关闭后问题禁止继续编辑,回答。
该问题目前已经被作者或者管理员关闭, 无法添加新回复
4条回答
STM_FPGA
1楼-- · 2020-02-01 16:40
 精彩回答 2  元偷偷看……
oufuqiang
2楼-- · 2020-02-01 22:06
楼主肯定在用和我一样的设备了,亚龙的……
烂……P0口上拉不够强,多挂几个模块就不行。
继电器、电磁阀一动作就死机。
白滚滚
3楼-- · 2020-02-01 22:11
oufuqiang 发表于 2012-12-16 16:48
楼主肯定在用和我一样的设备了,亚龙的……
烂……P0口上拉不够强,多挂几个模块就不行。
继电器、电磁阀一 ...

找着难兄难弟了....
mey
4楼-- · 2020-02-01 22:56
照你们这样说 全国赛的都是自带改装电路去的?

一周热门 更多>