例说FPGA连载43:DDR控制器集成与读写测试之DDR2引脚电平设...
2020-02-03 10:22发布
打开微信“扫一扫”,打开网页后点击屏幕右上角分享按钮
例说FPGA连载43:DDR控制器集成与读写测试之DDR2引脚电平设置特权同学,版权所有配套例程和更多资料下载链接:http://pan.baidu.com/s/1c0nf6Qc
DDR2
的标准IO电平不是我们接触最多的3.3V TTL,而是1.8V的“SSTL-18 Class I”标准,那么这个电平标准,在FPGA中如何设置? 我们可以先点击Quartus II
的菜单“Assignments à Pin Planner
”,打开Pin Planner如图4.18所示。这里可以做FPGA信号和实际芯片die引脚的映射,包括引脚的电平标准、电流强度、片内上下拉、偏斜率等等参数都可以在这里配置。这种灵活的引脚可配置性,其实也是FPGA可编程灵活性的一大体现。
图4.18 Pin Planner
界面在这个Pin Planner
界面中,我们可以先看看“Top View – Wire Bond
”这个视图。如图4.19所示,在芯片引脚视图的外侧,有8个小矩形框分别标示了IO BANK号,图中对应不同的颜 {MOD}表示了不同的IO BANK。
图4.18
引脚视图 若是“
Top View – Wire Bond
”没有出现不同的IO BANK标示,那么我们可以在这个视图的空白处点击右键,如图4.19所示,然后单击“Show I/O Banks”选项打开。
图4.19
引脚视图的右键菜单FPGA
的电平标准,通常是以IO BANK为单位进行划分的,对于一颗FPGA芯片,它通常会根据实际情况,将一些就近的引脚划分在同一个IO BANK中,并且一颗FPGA芯片总会或多或少划分出几个IO BANK来。不同的IO BANK可以有不同的IO电平标准,但是在同一个IO BANK内的引脚,它们的IO电平标准一定是一样的。 回到我们的应用中来,在我们的核心板上,大都是的IO BANK
的电平都是3.3V的,而DDR2引脚所使用的IO BANK则是1.8V。如图4.20所示,在原理图设计上,VCCIO电压供1.8V的BANK3、BANK4和BANK5,都连接了DDR2的引脚。
图4.20 FPGA
供电电路 基于此,我们在FPGA
内部的引脚电平标准的设定上,我们也需要做相应的设定。如图4.21所示,我们在“I/O Standard”一列中,对应DDR2引脚,选择它们的电平标准为“SSTL-18 Class I”。
图4.21 DDR2
引脚电平设置
一周热门 更多>