请教一个FPGA的LVPECL输入IO速度问题

2020-02-04 10:20发布

大家好, 小弟想用FPGA的专用LVPECL端口接收来自高速比较器的LVPECL信号,比较器输出的信号是连续两个1ns的高电平脉冲,脉冲间距是0.6ns,不知道这样的信号能否通过FPGA的LVPECL端口灌到FPGA内部呢?我用的器件是SPARTAN 3E xc3s250
QQ截图未命名.jpg
datasheet中有这样一个表格,看到LVPECL_25到LVCMOS25 的转化时间最短到0.27ns,是不是说我这个0.6ns的信号脉宽,还是有可能灌到内部逻辑的?
要是真的可以就好了。。。
多谢啦~
友情提示: 此问题已得到解决,问题已经关闭,关闭后问题禁止继续编辑,回答。
该问题目前已经被作者或者管理员关闭, 无法添加新回复
19条回答
lichen867
1楼-- · 2020-02-05 10:03
谢谢回复。
其实我们对这个极限速度的理解可能存在差异:通常来说,我们认为FPGA能跑多少多少速度,是指以这个时钟频率灌入FPGA,内部寄存器,或者说D触发器能够正常触发,并具有足够的建立保持时间等等。我的意思是,如果内部没有D触发器这类很慢的逻辑,FPGA内部能够实现的速度是多少?
举个例子,我把输入差分信号,转换成单端后,经过一个反相器直接就用差分单元输出了,这个逻辑最快能够分辨多小的信号脉冲?
就IO速度而言,举spartan6 LXT系列,其串行收发器可以工作在3Gbit/s以上,想必差分IO一定是可以达到这个速度的,而时钟也一定是达不到这个速度的,现在问题就在与,这样一个器件,如果不使用内部的D触发器,而全部使用逻辑门,把信号脉冲输进去,器件可以识别多小的脉冲?
7# GoldSunMonkey
GoldSunMonkey
2楼-- · 2020-02-05 13:26
我知道你的意思,SPARTAN6能达到3g不是差分.io的事情,他是因为它里面带有Transceiver.
而一般的IO spartan6是1050M,
而你那个明显是大于这个1050的,而且是在S3上面的,所以我认为不行。
dan_xb
3楼-- · 2020-02-05 17:25
哇,还真被你猜对了~
lichen867 发表于 2012-5-18 19:49
你想省这个芯片有点不太现实,FPGA做不了这样的事情的,就算速度足够,精度也不够的
GoldSunMonkey
4楼-- · 2020-02-05 22:28
 精彩回答 2  元偷偷看……
lichen867
5楼-- · 2020-02-06 02:17
并不是做项目,是科研哈。不是省芯片的问题,是希望有个测试结果的问题
Backkom80
6楼-- · 2020-02-06 03:33
嘻嘻,s3?,嘻嘻,危险...

一周热门 更多>