FPGA画面拼接方案

2020-02-06 11:42发布

现有一个项目,需要把4路VGA信号,每一路1920*1080,拼接成一路4K@60Hz超高清信号3840*2160输出。
这种情况需要用哪种级别的FPGA能够实现,大家给个建议。需要用到哪些资源?
友情提示: 此问题已得到解决,问题已经关闭,关闭后问题禁止继续编辑,回答。
该问题目前已经被作者或者管理员关闭, 无法添加新回复
12条回答
zhongxon
1楼-- · 2020-02-07 07:02
双通道的DDR3,没有任何地址线和数据线和控制线共用。两个通信完全独立。
对于FPGA内部,软件部分,会对两个DDR3控制器统一编址。
对于用户逻辑部分,各自使用各自的DMA实现数据读写。
DDR3-1600,指的是时钟是800MHz,由于是双沿读写数据,所以数据率是1600.
实际我在-2的K7上做到了DDR3-1800,时钟是900MHZ,也很稳定 ,Xilinx的FPGA真不是吹的。:)
64xiaodian
2楼-- · 2020-02-07 12:58
 精彩回答 2  元偷偷看……
zhongxon
3楼-- · 2020-02-07 13:22
我们做了一个相机,cmv2000 图像传感器,2048X1024,340fps.每个相素RBG 24bit.同时HDMI显示,1920X1080@60fps。
算算带宽吧。我们只用了一个通道的DDR3.
ococ
4楼-- · 2020-02-07 14:22
zhongxon 发表于 2015-9-11 13:03
双通道的DDR3,没有任何地址线和数据线和控制线共用。两个通信完全独立。
对于FPGA内部,软件部分,会对两 ...

楼上问的意思应该是你用的是单个的DDR3的颗粒还是内存条?
zhongxon
5楼-- · 2020-02-07 17:27
颗粒,没用内存条
lelee007
6楼-- · 2020-02-07 22:05
ARRIA V,altera有VIP包,自带拼接功能

一周热门 更多>