漫谈xilinx FPGA 配置电路

2020-02-06 11:51发布

这里要谈的时xilinx的spartan-3系列FPGA的配置电路。当然了,其它系列的FPGA配置电路都是大同小异的,读者可以类推,重点参考官方提供的datasheet,毕竟那才是最权威的资料。这里特权同学只是结合自己的理解,用通俗的语言作一点描述。   所谓典型,这里要列出一个市面上最常见的spartan-3的xc3s400的配置电路。所有spartan-3的FPGA配置电路的链接方式都是一样的。Xc3s400是40万门FPGA,它的Configuration
  Bitstream虽然只有1.699136Mbit,但是它还是需要2Mbit的配置芯片XCF02S,不能想当然的以为我的设计简单,最多用到1Mbit,那么我选XCF01S(1Mbit)就可以了。事实并非如此,即使你只是用xc3s400做一个流水灯的设计,那么你下载到ROM(XCF02S)里的数据也是1.699136Mbit的,所以对于FPGA的配置ROM的选择宜大不宜小。
  配置电路无非有下面五种:主串,从串,主并,从并,JTAG。前四种是相对于下载到PROM而言的(串并是相对于不同配置芯片是串口和时并口协议和FPGA通讯区分的),只有JTAG是相对于调试是将配置下载到FPGA的RAM而言的(掉电后丢失)。FPGA和CPLD相比,CPLD是基于ROM型的,就是在数据下载到CPLD上,掉电后不丢失。而FPGA则是基于RAM的,如果没有外部ROM存储配置数据,那么掉电后就丢失数据。所以FPGA都需要外接有配置芯片(当然现在也有基于FLASH的FPGA出现)。那么我们就来看一下主串模式下FPGA的配置电路的连接。
  官方的硬件连接如下:
友情提示: 此问题已得到解决,问题已经关闭,关闭后问题禁止继续编辑,回答。
该问题目前已经被作者或者管理员关闭, 无法添加新回复
19条回答
qin552011373
1楼-- · 2020-02-08 14:38
收藏学习下
GoldSunMonkey
2楼-- · 2020-02-08 18:33
qin552011373 发表于 2013-5-7 21:00
收藏学习下

嗯,欢迎啊
qin552011373
3楼-- · 2020-02-08 19:04
GoldSunMonkey 发表于 2013-5-7 23:22
嗯,欢迎啊

我一直在的 自己家不用欢迎了哈
GoldSunMonkey
4楼-- · 2020-02-08 21:48
 精彩回答 2  元偷偷看……
qin552011373
5楼-- · 2020-02-08 22:08
GoldSunMonkey 发表于 2013-5-8 21:13
嗯,那我也是感谢你的

GoldSunMonkey
6楼-- · 2020-02-09 03:53
qin552011373 发表于 2013-5-9 09:26

你的笑很邪恶啊

一周热门 更多>