339比较器

2019-03-25 14:18发布

用这个电路做出来的板子,当U+>U-输出13V多一点,当U+<U-输出1.1V,这正常吗?
此帖出自小平头技术问答
友情提示: 此问题已得到解决,问题已经关闭,关闭后问题禁止继续编辑,回答。
该问题目前已经被作者或者管理员关闭, 无法添加新回复
19条回答
bbsniua
1楼-- · 2019-03-26 18:01
上拉电阻越小电流越大,输出低电平时的电压就越高,响应速度就越快,
反过来电阻越大电流越小,输出低电平的电压就越低,但和输入的响应速度越慢,也就是上升沿慢。
chunyang
2楼-- · 2019-03-26 19:47
hql724914 发表于 2017-9-12 19:09
好的,现在上拉电阻是1K,上拉电阻的大小会对高电平输出的电压值有影响吗?

仔细看我在3楼的解答,看懂。
hql724914
3楼-- · 2019-03-26 22:13
 精彩回答 2  元偷偷看……
hql724914
4楼-- · 2019-03-27 02:51
maychang 发表于 2017-9-12 20:14
如果负载是接地的,那么负载越重(负载电阻越小),上拉电阻越难以将比较器输出端拉高,换言之,高电平会比 ...

比较器两个输入端和输出端的电压值是不是不能超出VCC和VEE
maychang
5楼-- · 2019-03-27 08:38
hql724914 发表于 2017-9-13 12:24
比较器两个输入端和输出端的电压值是不是不能超出VCC和VEE

339.png
LM339输入端允许略低于电源负端。输入端低于电源负端0.3V以内时两个输入端仍可保持正常的逻辑关系。低于电源负端0.3~0.7V芯片不会损坏,但逻辑关系不对。低于电源负端0.7V之后可能损坏。
hql724914
6楼-- · 2019-03-27 09:59
maychang 发表于 2017-9-13 14:21
LM339输入端允许略低于电源负端。输入端低于电源负端0.3V以内时两个输入端仍可保持正常的逻辑关系。低 ...

上拉电阻大小会对输出响应有影响,这个响应是指低电平变高电平(或高电平变低电平)延迟的时间吗?

一周热门 更多>