谁能通俗易懂地谈谈上拉/下拉电阻为什么可以将不确定的输入端状态

2019-03-25 14:21发布

置高/置低,图中IR2101芯片内部电路中最左边输入端,接一个下拉电阻接地,为啥呢么就是低电平输入?不是有阻值嘛?看百度解释好乱
此帖出自小平头技术问答
友情提示: 此问题已得到解决,问题已经关闭,关闭后问题禁止继续编辑,回答。
该问题目前已经被作者或者管理员关闭, 无法添加新回复
4条回答
西里古1992
1楼-- · 2019-03-25 19:58
< 另外,谁能不能给我解释一下PULSE FILTER前后工作原理,视频上讲是利用两个端口电位高低和RS比较,产生触发信号,但既然有两个MOS管,是不是就是一个开通,一个关断,产生电位差?而不是全开通?
lcofjp
2楼-- · 2019-03-25 22:49
下拉电阻确实有电阻,但是跟比较器输入电阻比较的话,会显得很小可以忽略,所以输入就是低电平
bigbat
3楼-- · 2019-03-26 00:23
这个你查查“漏极开路”或“集电极开路”就知道了。在这种电路中漏极或集电极是“悬空的”。 新建位图图像 (2).bmp
output的电极的电压是一个高阻的VCC,这样的信号必须确定下来,这就需要“上拉”或“下拉”。如上图,如果“上拉”,那么在没有输入时是一个较强的VCC,有输入时,信号就是GND。
ienglgge
4楼-- · 2019-03-26 01:45
 精彩回答 2  元偷偷看……

一周热门 更多>