FPGA偶尔电源引脚对地短路问题

2020-02-17 19:42发布

各位,
       我用的XC7K325T,供电芯片是TI的TPS54020,基本上工作是正常的。但是板子偶尔会出现FPGA的3.3V或者1.0V电源引脚对地短路,电源芯片并没有坏,换过FPGA就好了。
      一直找不到原因,我的FPGA到连接器的输出引脚都没有加限流电阻或者是上下拉,ESD保护等。
      请问一下,这种普通的IO引脚没有加限流或者做ESD保护会使FPGA的电源击穿吗? 我想就算有静电,也只是把IO给打坏啊,还请经验丰富的同行给讲解一下,是否是由其他原因引起的。
友情提示: 此问题已得到解决,问题已经关闭,关闭后问题禁止继续编辑,回答。
该问题目前已经被作者或者管理员关闭, 无法添加新回复
15条回答
elecyueling
1楼-- · 2020-02-19 02:34
drentsi 发表于 2015-9-24 07:23
我打了十几板,烧了几十片,才解决了这个问题,学费是高昂的

我决定改一版,采取了如下措施,还希望跟你沟通一下。
1、我之前的地没有处理好,机箱背板的信号地和机箱的外壳地是分开的,而我设计的板卡,信号地和外壳地是连在一起的,因此我打算将信号地和外壳地分开,中间用1M电阻和0.1uF电容在靠近螺丝孔地方连接起来。
2、之前我所有的输出IO以及JTAG都没有加保护芯片,这次我全部增加了输入输出缓冲器芯片。
3、之前所有的芯片电源输出我都是经过的三个磁珠,现在全部换成0欧姆电阻。

以上是我这次改版的一些改进措施,我才刚走出学校一年,在保护处理方面经验还不是很足,多走弯路固然好,但是这个学费有点高昂,小公司有点搞不起,还希望您这边能够给点其建议,谢谢!
cnb12345
2楼-- · 2020-02-19 07:15
不懂
liguangyu678
3楼-- · 2020-02-19 10:23
elecyueling 发表于 2015-9-28 15:27
我决定改一版,采取了如下措施,还希望跟你沟通一下。
1、我之前的地没有处理好,机箱背板的信号地和机箱 ...

第三点,磁珠和0欧姆不影响电源对地吧?

一周热门 更多>