用CPLD片子实现个m序列,画的原理图不知道哪里有问题啊

2020-02-17 19:49发布

用的老的CPLD芯片lattice公司的LSI1016E,原理图如下: 5级m序列原理图 5级m序列原理图
isp界面 isp界面

m序列就用到个D触发器和异或门,我用GAL16V8写个abl程序简单的,刚开始用CPLD,我不知道这样的原理图是不是正确,编译都能通过,但频谱没出来,另外编译以后“异或门G_XOR”前面有个?,我不知道是什么意思,各位兄弟帮个忙啊


友情提示: 此问题已得到解决,问题已经关闭,关闭后问题禁止继续编辑,回答。
该问题目前已经被作者或者管理员关闭, 无法添加新回复
4条回答
yulunna
1楼-- · 2020-02-17 20:25
瞅不出来的路过
reaperzero
2楼-- · 2020-02-18 00:47
类似一个产生随机数的东西

没仿真,没编译结果,我是看不出什么来
龙之舞者
3楼-- · 2020-02-18 01:41
可以直接仿真的,生成多项式固定的情况下m序列是固定的。
ar_dong
4楼-- · 2020-02-18 05:34
输入一直是0的话输出也一直是0啊

一周热门 更多>