ERROR:ConstraintSystem:58 - Constraint <INST
"s6_ddr2_test_top_02/s6_ddr2_interface_02/xc6slx45_2ffg484_ddr2core_mig39_01/memc3_wrapper_inst/mcb_ui_top_inst/mcb_raw_wrapper_inst/gen_term_calib.mcb_soft_calibration_top_inst/mcb_soft_calib...> [source/IF_V1_top_01.ucf(41)]:INST"s6_ddr2_test_top_02/s6_ddr2_interface_02/xc6slx45_2ffg484_ddr2core_mig39_01/
memc3_wrapper_inst/mcb_ui_top_inst/mcb_raw_wrapper_inst/gen_term_calib.mcb_so
ft_calibration_top_inst/mcb_soft_calibration_inst/DONE_SOFTANDHARD_CAL*" does
not match any design objects.
在该路径下,我仔细查找了,有这个信号,如果注释掉可以通过。如果不注释掉怎么能够通过?求解
ERROR:MapLib:30 - LOC constraint V2 on DDR2_DQ<9> is invalid: No such site on
the device. To bypass this error set the environment variable
'XIL_MAP_LOCWARN'.
上面的问题是引脚问题,我是按照硬件电路的引脚分配的,结果过编译出错,但是如果用ddr2自动生成的ucf,把引脚名字改掉就可以通过编译,难道是ddr2自动生成的引脚配置不可以改变么?如果这样的话感觉及其不合理,希望能够有大神给我解答一下,谢谢。
友情提示: 此问题已得到解决,问题已经关闭,关闭后问题禁止继续编辑,回答。
一周热门 更多>