本帖最后由 StoneSun 于 2014-12-24 10:26 编辑
由于此款MCU不带外部并行总线,只能使用Port口模拟外部并行总线。需要了解IO口模拟的最快翻转速度。目前在Manual和FS手册上只查到了PortUPortV口的时间说明。没有找其它端口的相关的介绍和参数说明。FAE能否提供详细的数据说明?或是提供相关的外接并口设备的设计建议。不带外部总线确实是个蛋疼的问题。
谢谢!
说明:
只能使用此款MCU,不考虑其它的MCU。
编辑原因:
细化总线描述为外部并行总线,否则有误解。
友情提示: 此问题已得到解决,问题已经关闭,关闭后问题禁止继续编辑,回答。
如果不知道最大翻转速度的话,无法合理的增加延时。示波器测试也是漫无目的的。只能一点点的将延迟减小,直到IO口不能翻转,但类似这样的测试仍是没有官方的数据支持,实际应用也不会按照这种测试方法获得的参数来使用。需要FSL的官方数据。根据手册的参数,UV口的翻转速度最快也就1MHz多点,这样实际应用上也远远低于外设的最大响应速度,模拟并行通讯的优势并不明显。
这里本来就是问题讨论区呀。
一周热门 更多>