MKE02Z64芯片ICSFLLCLK频率如何得出的?

2020-02-20 20:30发布

在看ICS模块初始化代码时,没有找到相应的ICSFLLCLK频率是如何得到的代码。
代码中提到
/* now FLL output clock is FLL reference clock* FLL multiplication factor.
         * See Reference Manual for multiplication factor.
         */
我在Reference Manual中也没找到相应的说明,请知道的指点下!
友情提示: 此问题已得到解决,问题已经关闭,关闭后问题禁止继续编辑,回答。
该问题目前已经被作者或者管理员关闭, 无法添加新回复
5条回答
fengyunyu
1楼-- · 2020-02-21 01:03
Multiplication factor、FLL reference clock的设定可能是在系统初始化代码中。
dengterry
2楼-- · 2020-02-21 04:02
fengyunyu 发表于 2014-10-26 09:25
Multiplication factor、FLL reference clock的设定可能是在系统初始化代码中。

我就是在读系统初始化代码,没有找到FLL的设置,也就是ICSFLLCLK不知道是多少?难道不需要设置

xx.jpg (46.21 KB, 下载次数: 0)

下载附件

2014-10-26 09:35 上传

fengyunyu
3楼-- · 2020-02-21 06:42
LZ可以试一下用PE生成初始化代码,看一下其生成代码中Multiplication factor、FLL reference clock相关代码。
dengterry
4楼-- · 2020-02-21 10:37
 精彩回答 2  元偷偷看……
彼岸花开@
5楼-- · 2020-02-21 13:31
你好。FRDM-KE02Z这个板子上,使用的是8M的外部晶振。 那么经过256分频之后是31.25KHZ 。那么FLL 的输入就是31.25Khz,此时经过1025次倍频输出的应当是32MHZ
我看KE02_SC例程中也是这么设置的。但是最后的BUSOUT输出确实20MHZ..也就是FLL的输出是40MHZ 。
您有研究过没。

一周热门 更多>